仅对英特尔可见 — GUID: dzk1615854161921
Ixiasoft
仅对英特尔可见 — GUID: dzk1615854161921
Ixiasoft
5.1. 实现F-Tile PMA/FEC Direct PHY设计
此设计的实现需要使用Intel Quartus Prime Pro Edition软件IP Catalog中的以下IP:
- F-Tile PMA/FEC Direct PHY Intel® FPGA IP
- F-Tile Reference and System PLL Clocks Intel® FPGA IP
F-Tile PMA/FEC Direct PHY Intel® FPGA IP是PMA和FEC direct实现的主要IP组件。此IP对FGT和FHT提供了对F-Tile PMA模块功能的直接访问。
若要为您的协议实现自定义和例化IP,您需要指定F-Tile PMA/FEC Direct PHY Intel® FPGA IP的参数值并从Intel Quartus Prime参数编辑器中生成IP RTL和支持文件。
使用IP实例生成的顶层文件包含可用于配置的所有端口。您可以使用这些端口将F-Tile PMA/FEC Direct PHY Intel® FPGA IP连接到您设计中的其他IP组件。这些包括从F-Tile Reference and System PLL Clocks Intel® FPGA IP到相应参考时钟管脚和系统PLL时钟输出的连接 、TX和RX并行数据端口以及TX和RX串行数据管脚。
F-Tile PMA/FEC Direct PHY设计IP连接显示了F-Tile PMA/FEC Direct PHY设计所需要的IP设计模块之间的连接。下图显示了F-Tile Reference and System PLL Clocks Intel® FPGA IP,Soft Reset Controller (运行Design Analysis后自动例化)和F-Tile PMA/FEC Direct PHY Intel® FPGA IP的并行数据总线中的用户提供的MAC/PCS IP core之间的连接。
以下主题描述了设计的PHY IP参数化、连接、仿真和模块布局规划: