仅对英特尔可见 — GUID: tlv1616524498060
Ixiasoft
2.2.2.1. 实现一个包含400G硬核IP和FHT的200GbE-4接口
2.2.2.2. 实现一个包含400G硬核IP和FHT的200GbE-2接口
2.2.2.3. 实现一个包含400G硬核IP和FHT的100GbE-1接口
2.2.2.4. 实现一个包含400G硬核IP和FGT的100GbE-4接口
2.2.2.5. 实现一个包含200G硬核IP和FGT的10GbE-1接口
2.2.2.6. 实现三个包含400G硬核IP和FHT的25GbE-1接口
2.2.2.7. 实现包含400G硬核IP和FHT的一个50GbE-1和两个25GbE-1接口
2.2.2.8. 实现包含400G硬核IP和FHT的一个100GbE-1和两个25GbE-1接口
2.2.2.9. 实现包含400G硬核IP和FHT的两个100GbE-1和一个25GbE-1接口
2.2.2.10. 实现包含400G硬核IP和FHT的100GbE-1、100GbE-2和50GbE-1接口
3.1. F-Tile PMA/FEC Direct PHY Intel® FPGA IP概述
3.2. 使用F-Tile PMA/FEC Direct PHY Intel® FPGA IP进行设计
3.3. 配置IP
3.4. 信号和端口参考
3.5. PMA和FEC模式PHY TX和RX数据路径的比特映射
3.6. 时钟
3.7. 自定义节奏生成端口和逻辑(Custom Cadence Generation Ports and Logic)
3.8. 置位复位(Asserting Reset)
3.9. 绑定实现(Bonding Implementation)
3.10. 独立端口配置
3.11. 配置寄存器
3.12. 可配置的Intel Quartus Prime软件设置
3.13. 配置F-Tile PMA/FEC Direct PHY Intel® FPGA IP用于硬件测试
3.14. 使用 Avalon® 存储器映射接口的硬件配置
5.1. 实现F-Tile PMA/FEC Direct PHY设计
5.2. 例化F-Tile PMA/FEC Direct PHY Intel® FPGA IP
5.3. 在F-Tile PMA/FEC Direct PHY Intel® FPGA IP中实现一个RS-FEC Direct设计
5.4. 例化F-Tile Reference and System PLL Clocks Intel® FPGA IP
5.5. 使能自定义节奏生成端口和逻辑(Enabling Custom Cadence Generation Ports and Logic)
5.6. 连接F-Tile PMA/FEC Direct PHY设计IP
5.7. 仿真F-Tile PMA/FEC Direct PHY设计
5.8. F-Tile接口规划
仅对英特尔可见 — GUID: tlv1616524498060
Ixiasoft
3.4.9. PMA Avalon® 存储器映射接口信号
信号名称 | 时钟域/复位 | 方向 | 说明 |
---|---|---|---|
reconfig_xcvr_clk | Clock | 输入 | 重配置接口时钟。 英特尔建议该时钟的频率为100至250 MHz。 |
reconfig_xcvr_reset | reconfig_xcvr_clk | 输入 | 重配置接口复位 |
reconfig_xcvr_address[17+K p:0] | reconfig_xcvr_clk | 输入 | 重配置接口地址 K p=Ceiling(log2(N))。如果存在多个PMA,那么高地址比特用于共享的PMA解码。 |
reconfig_xcvr_byteenable [3:0] | reconfig_xcvr_clk | 输入 | 字节使能。如果byteenable[3:0]是4’b1111,那么使用32-bit Dword Access;否则使用byte access(字节访问)。 |
reconfig_xcvr_write | reconfig_xcvr_clk | 输入 | 重配置写入 |
reconfig_xcvr_read | reconfig_xcvr_clk | 输入 | 重配置读取 |
reconfig_xcvr_writedata [31:0] | reconfig_xcvr_clk | 输入 | 重配置写入数据 |
reconfig_xcvr_readdata [31:0] | reconfig_xcvr_clk | 输出 | 重配置读取数据 |
reconfig_xcvr_waitrequest | reconfig_xcvr_clk | 输出 | 重配置等待请求 |
reconfig_xcvr_readdatavalid | reconfig_xcvr_clk | 输出 | 重配置读取数据有效。可选端口,使用前请在参数编辑器中使能该端口。 |
信号名称 | 时钟域/复位 | Direction | 说明 |
---|---|---|---|
reconfig_xcvr<n>_clk | Clock | 输入 | 重配置接口时钟。 英特尔建议该时钟的频率为100至250 MHz。 |
reconfig_xcvr<n>_reset | reconfig_xcvr<n>_clk | 输入 | 重配置接口复位 |
reconfig_xcvr<n>_address[17:0] | reconfig_xcvr<n>_clk | 输入 | 如果存在多个PMA,那么高地址比特用于共享的PMA解码。 |
reconfig_xcvr<n>_byteenable [3:0] | reconfig_xcvr<n>_clk | 输入 | 字节使能。如果byteenable[3:0]是4’b1111,那么使用32-bit Dword;否则使用byte access(字节访问)。 |
reconfig_xcvr<n>_write | reconfig_xcvr<n>_clk | 输入 | 重配置写入 |
reconfig_xcvr<n>_read | reconfig_xcvr<n>_clk | 输入 | 重配置读取 |
reconfig_xcvr<n>_writedata [31:0] | reconfig_xcvr<n>_clk | 输入 | 重配置写入数据 |
reconfig_xcvr<n>_readdata [31:0] | reconfig_xcvr<n>_clk | 输出 | 重配置读取数据 |
reconfig_xcvr<n>_waitrequest | reconfig_xcvr<n>_clk | 输出 | 重配置等待请求 |
reconfig_xcvr<n>_readdatavalid | reconfig_xcvr<n>_clk | 输出 | 重配置读取数据有效。可选端口,使用前请在参数编辑器中使能该端口。 |