仅对英特尔可见 — GUID: noh1615488633669
Ixiasoft
2.2.2.1. 实现一个包含400G硬核IP和FHT的200GbE-4接口
2.2.2.2. 实现一个包含400G硬核IP和FHT的200GbE-2接口
2.2.2.3. 实现一个包含400G硬核IP和FHT的100GbE-1接口
2.2.2.4. 实现一个包含400G硬核IP和FGT的100GbE-4接口
2.2.2.5. 实现一个包含200G硬核IP和FGT的10GbE-1接口
2.2.2.6. 实现三个包含400G硬核IP和FHT的25GbE-1接口
2.2.2.7. 实现包含400G硬核IP和FHT的一个50GbE-1和两个25GbE-1接口
2.2.2.8. 实现包含400G硬核IP和FHT的一个100GbE-1和两个25GbE-1接口
2.2.2.9. 实现包含400G硬核IP和FHT的两个100GbE-1和一个25GbE-1接口
2.2.2.10. 实现包含400G硬核IP和FHT的100GbE-1、100GbE-2和50GbE-1接口
3.1. F-Tile PMA/FEC Direct PHY Intel® FPGA IP概述
3.2. 使用F-Tile PMA/FEC Direct PHY Intel® FPGA IP进行设计
3.3. 配置IP
3.4. 信号和端口参考
3.5. PMA和FEC模式PHY TX和RX数据路径的比特映射
3.6. 时钟
3.7. 自定义节奏生成端口和逻辑(Custom Cadence Generation Ports and Logic)
3.8. 置位复位(Asserting Reset)
3.9. 绑定实现(Bonding Implementation)
3.10. 独立端口配置
3.11. 配置寄存器
3.12. 可配置的Intel Quartus Prime软件设置
3.13. 配置F-Tile PMA/FEC Direct PHY Intel® FPGA IP用于硬件测试
3.14. 使用 Avalon® 存储器映射接口的硬件配置
5.1. 实现F-Tile PMA/FEC Direct PHY设计
5.2. 例化F-Tile PMA/FEC Direct PHY Intel® FPGA IP
5.3. 在F-Tile PMA/FEC Direct PHY Intel® FPGA IP中实现一个RS-FEC Direct设计
5.4. 例化F-Tile Reference and System PLL Clocks Intel® FPGA IP
5.5. 使能自定义节奏生成端口和逻辑(Enabling Custom Cadence Generation Ports and Logic)
5.6. 连接F-Tile PMA/FEC Direct PHY设计IP
5.7. 仿真F-Tile PMA/FEC Direct PHY设计
5.8. F-Tile接口规划
仅对英特尔可见 — GUID: noh1615488633669
Ixiasoft
3.3.1. 常规和通用数据路径(General and Common Datapath)选项
您可以通过指定参数值来自定义您的F-Tile PMA/FEC Direct PHY Intel® FPGA IP实例。在接下来的章节中,参数是按照每种功能模块及特性进行组织的:
- General and Common Datapath选项
- TX数据路径选项
- RX数据路径选项
- RS-FEC (Reed Solomon Forward Error Correction)选项
- Avalon 存储器映射接口选项
图 61. F-Tile PMA/FEC Direct PHY Intel® FPGA IP Parameter Editor
参数 | 值 | 说明 |
---|---|---|
General | ||
Number of system copies | 1-16 | 指定独立系统副本的总数。 例如,您可以通过将此值设置为2(或更大)来创建同一个PMA/FEC模式配置的多个副本。重复此操作,为给定示例创建2个相同配置的PMA通道。默认值为1 。 |
Common Datapath Options | ||
PMA type | FGT,FHT |
指定使用的PMA类型。FGT PMA可以运行高达58.125Gbps PMA。FHT PMA可以运行高达116Gbps。默认值是FGT。 |
FGT PMA configuration rules | Basic, OTN, CPRI, GPON, SDI, SONET, HDMI, SATA |
选择FGT PMA的协议配置规则。此参数控制PMA中各个参数的正确设置规则。PMA的某些功能仅适用于特定协议配置规则。此参数不是一个预置(preset)。您仍必须根据特定协议和应用需求正确地设置所有其他参数。 |
Number of PMA lanes | 1, 2, 4, 6, 8, 12, 16 | 指定一个绑定组中PMA通道的总数。例如,如果此值为 4,则表示有4个PMA通道绑定在同一组中并共享相同的绑定时钟。值为1表示没有系统绑定。值6和12仅用于PMA Direct模式。默认值为1 。 |
Datapath clocking mode | PMA System PLL |
指定使用PMA并行时钟,还是使用System PLL对TX/RX数据路径提供时钟。当Enable RS-FEC开启或者打算动态重配置时,需要使用System PLL。默认值是System PLL。 |
System PLL frequency | 31.25 to 1000 | 指定System PLL时钟频率(MHz),适用于数据路径时钟模式选作System PLL时。默认值是830.08 23。 |
PMA mode | Duplex, TX Simplex, RX Simplex |
指定PMA操作模式。TX单工和RX单工可以以独立的速率运行。默认值为Duplex。 |
PMA modulation type | PAM4,NRZ | 指定用于串行数据的调制类型。默认值为PAM4。 |
PMA data rate |
25781.25 | 指定PMA数据速率(单位:Mbps)。默认值为25781.25。 |
PMA parallel clock frequency | Data rate / PMA Width | 显示PMA并行时钟频率,即PMA数据速率除以PMA接口宽度(单位:MHz)。默认值为Data rate / PMA Width。PMA并行时钟频率适用于Word Clock和Bond Clock。 |
PMA width | 8, 10, 16, 20, 32, 64, 128 | 指定PMA数据宽度。对于FHT,仅支持128-bit。PMA数据宽度指定PMA绑定数据流(PMA绑定)的总数。例如:
|
Enable RX de-skew when available | On/Off | 使能RX去偏斜功能。此功能仅用于以下情况中:
|
Enable simplified TX data interface | On/Off | 为SATA协议模式使能FPGA与PMA之间的简化数据和控制接口。当FGT PMA configuration rules参数设为SATA时,您可以使能此选项来控制fgt_tx_pma_elecidle端口。请参考TX PMA Control Signals来了解更多信息。 |
Provide separate interface for each PMA | On/Off | 为On时,PMA/FEC Direct PHY IP为每个PMA通道提供单独的数据和时钟接口,而不是提供一条宽总线。 默认值为Off。请参考信号和端口参考来查看不受此功能影响的信号列表。
注: 当Enable RS-FEC选项开启时,通过使用Provide separate interface for each PMA选项不能为每个PMA提供一个独立的接口。
|
23 请参考F-Tile Reference and System PLL Clocks Intel FPGA IP使用的指导原则来了解关于参考时钟和系统PLL使用的信息。