F-Tile体系结构和PMA和FEC Direct PHY IP用户指南

ID 683872
日期 1/24/2024
Public
文档目录

5.2.2. 设置TX数据路径选项

F-Tile PMA/FEC Direct PHY Intel® FPGA IP参数编辑器TX Datapath Options的选项卡上指定以下选项:

  • TX FGT PMA
  • TX FGT PLL
  • TX数据路径FIFO模式

设计指定以下TX Datapath Options

表 101.  TX FGT PLL Options
参数 参数值
TX FGT PLL reference clock frequency 选择156.25MHzTX FGT PLL reference clock frequency必须与F-Tile Reference and System PLL Clocks Intel® FPGA IP指定的参考时钟频率相匹配,如TX FGT PLL设置中所示。若要将out_refclk_fgt_0连接到此IP,请参考连接F-Tile PMA/FEC Direct PHY设计IP
图 101. TX FGT PLL设置
表 102.  TX PMA接口选项
参数 参数值
TX PMA interface FIFO mode Elastic
Enable custom cadence generation ports and logic

生成tx_cadence端口,您可以使用此端口置位和置低PMA数据有效位。此选项是需要的,因为本设计中的系统PLL频率大于PMA时钟频率。请参考自定义节奏生成端口和逻辑(Custom Cadence Generation Ports and Logic)

TX core Interface FIFO Mode Phase Compensation
TX tile FIFO Interface FIFO Mode Phase Compensation
Enable TX double width transfer On。为On时,您必须使用Sys PLL Clk Div2源(而不是sys PLL clk源)驱动tx_clkout源。将内核时钟频率除以二,以避免超过最大的EMIB到内核频率规范。
图 102. TX PMA接口选项