仅对英特尔可见 — GUID: aqv1615854166159
Ixiasoft
2.2.2.1. 实现一个包含400G硬核IP和FHT的200GbE-4接口
2.2.2.2. 实现一个包含400G硬核IP和FHT的200GbE-2接口
2.2.2.3. 实现一个包含400G硬核IP和FHT的100GbE-1接口
2.2.2.4. 实现一个包含400G硬核IP和FGT的100GbE-4接口
2.2.2.5. 实现一个包含200G硬核IP和FGT的10GbE-1接口
2.2.2.6. 实现三个包含400G硬核IP和FHT的25GbE-1接口
2.2.2.7. 实现包含400G硬核IP和FHT的一个50GbE-1和两个25GbE-1接口
2.2.2.8. 实现包含400G硬核IP和FHT的一个100GbE-1和两个25GbE-1接口
2.2.2.9. 实现包含400G硬核IP和FHT的两个100GbE-1和一个25GbE-1接口
2.2.2.10. 实现包含400G硬核IP和FHT的100GbE-1、100GbE-2和50GbE-1接口
3.1. F-Tile PMA/FEC Direct PHY Intel® FPGA IP概述
3.2. 使用F-Tile PMA/FEC Direct PHY Intel® FPGA IP进行设计
3.3. 配置IP
3.4. 信号和端口参考
3.5. PMA和FEC模式PHY TX和RX数据路径的比特映射
3.6. 时钟
3.7. 自定义节奏生成端口和逻辑(Custom Cadence Generation Ports and Logic)
3.8. 置位复位(Asserting Reset)
3.9. 绑定实现(Bonding Implementation)
3.10. 独立端口配置
3.11. 配置寄存器
3.12. 可配置的Intel Quartus Prime软件设置
3.13. 配置F-Tile PMA/FEC Direct PHY Intel® FPGA IP用于硬件测试
3.14. 使用 Avalon® 存储器映射接口的硬件配置
5.1. 实现F-Tile PMA/FEC Direct PHY设计
5.2. 例化F-Tile PMA/FEC Direct PHY Intel® FPGA IP
5.3. 在F-Tile PMA/FEC Direct PHY Intel® FPGA IP中实现一个RS-FEC Direct设计
5.4. 例化F-Tile Reference and System PLL Clocks Intel® FPGA IP
5.5. 使能自定义节奏生成端口和逻辑(Enabling Custom Cadence Generation Ports and Logic)
5.6. 连接F-Tile PMA/FEC Direct PHY设计IP
5.7. 仿真F-Tile PMA/FEC Direct PHY设计
5.8. F-Tile接口规划
仅对英特尔可见 — GUID: aqv1615854166159
Ixiasoft
5.2.2. 设置TX数据路径选项
在F-Tile PMA/FEC Direct PHY Intel® FPGA IP参数编辑器TX Datapath Options的选项卡上指定以下选项:
- TX FGT PMA
- TX FGT PLL
- TX数据路径FIFO模式
设计指定以下TX Datapath Options:
参数 | 参数值 |
---|---|
TX FGT PLL reference clock frequency | 选择156.25MHz。TX FGT PLL reference clock frequency必须与F-Tile Reference and System PLL Clocks Intel® FPGA IP指定的参考时钟频率相匹配,如TX FGT PLL设置中所示。若要将out_refclk_fgt_0连接到此IP,请参考连接F-Tile PMA/FEC Direct PHY设计IP。 |
图 101. TX FGT PLL设置
参数 | 参数值 |
---|---|
TX PMA interface FIFO mode | Elastic |
Enable custom cadence generation ports and logic | 生成tx_cadence端口,您可以使用此端口置位和置低PMA数据有效位。此选项是需要的,因为本设计中的系统PLL频率大于PMA时钟频率。请参考自定义节奏生成端口和逻辑(Custom Cadence Generation Ports and Logic)。 |
TX core Interface FIFO Mode | Phase Compensation |
TX tile FIFO Interface FIFO Mode | Phase Compensation |
Enable TX double width transfer | On。为On时,您必须使用Sys PLL Clk Div2源(而不是sys PLL clk源)驱动tx_clkout源。将内核时钟频率除以二,以避免超过最大的EMIB到内核频率规范。 |
图 102. TX PMA接口选项