F-Tile体系结构和PMA和FEC Direct PHY IP用户指南

ID 683872
日期 1/24/2024
Public
文档目录

3.8.5. 状态信号—描述

表 83.  状态信号描述请参考定义端口和信号参考中接口端口的比特的变量来了解关于变量的定义。
名称 宽度 方向 类型 描述
tx_pll_locked [N-1:0] N 异步 输出 Direct TX通道PLL锁定信号,用于FGT和FHT参考快速/中速或慢速PLL的PPM阈值状态信号内的时钟。1'b1 = 锁定。1'b0 = 未锁定。
rx_is_lockedtoref [N-1:0] N 异步 输出 Direct

CDR锁定状态信号。

  • 1’b1 – CDR频率锁定到PPM阈值内的参考时钟。
  • 1’b0 – CDR没有在PPM阈值内频率锁定。

仅应用于FGT PMA。当lockedtodata处于高电平时,lockedtoref信号状态无关紧要。

rx_is_lockedtodata [N-1:0] N 异步 输出 Direct RX CDR数据锁定状态信号。
  • 1’b0: CDR没有锁定到数据。
  • 1’b1: CDR锁定到数据。应用于FGT和FHT PMA。

置位时,表明CDR处于locked-to-data模式。当连续置位,并且不在置位和置低之间切换时,您就可以确认CDR已锁定到数据了。