F-Tile体系结构和PMA和FEC Direct PHY IP用户指南

ID 683872
日期 1/24/2024
Public
文档目录

5.2.3. 设置RX数据路径选项

F-Tile PMA/FEC Direct PHY Intel® FPGA IP参数编辑器RX Datapath Options的选项卡上指定以下选项:

  • RX FGT CDR
  • RX数据路径FIFO模式

此设计指定以下RX Datapath Options

表 103.  RX FGT CDR选项
参数 参数值
RX FGT CDR reference clock frequency 选择156.25MHzRX FGT CDR reference clock frequency必须与F-Tile Reference and System PLL Clocks Intel® FPGA IP指定的参考时钟频率相匹配。若要将out_refclk_fgt_0连接到此IP,请参考连接F-Tile PMA/FEC Direct PHY设计IP
图 103. RX FGT CDR选项
表 104.  RX PMA接口选项
参数 参数值
RX PMA interface FIFO mode Elastic
RX core Interface FIFO Mode Phase Compensation
Enable RX double width transfer On
注: 当您使能此选项时,您必须使用Sys PLL Clk Div2源(而不是sys PLL clk源)驱动tx_clkout源。将内核时钟频率除以二,以避免超过最大的EMIB到内核频率规范。

对于PMA direct模式,RX F-tile Interface FIFO模式应该始终在Register模式中,您不能对此IP选择其他选项。

图 104. RX PMA接口选项