仅对英特尔可见 — GUID: dbc1616441651045
Ixiasoft
2.2.2.1. 实现一个包含400G硬核IP和FHT的200GbE-4接口
2.2.2.2. 实现一个包含400G硬核IP和FHT的200GbE-2接口
2.2.2.3. 实现一个包含400G硬核IP和FHT的100GbE-1接口
2.2.2.4. 实现一个包含400G硬核IP和FGT的100GbE-4接口
2.2.2.5. 实现一个包含200G硬核IP和FGT的10GbE-1接口
2.2.2.6. 实现三个包含400G硬核IP和FHT的25GbE-1接口
2.2.2.7. 实现包含400G硬核IP和FHT的一个50GbE-1和两个25GbE-1接口
2.2.2.8. 实现包含400G硬核IP和FHT的一个100GbE-1和两个25GbE-1接口
2.2.2.9. 实现包含400G硬核IP和FHT的两个100GbE-1和一个25GbE-1接口
2.2.2.10. 实现包含400G硬核IP和FHT的100GbE-1、100GbE-2和50GbE-1接口
3.1. F-Tile PMA/FEC Direct PHY Intel® FPGA IP概述
3.2. 使用F-Tile PMA/FEC Direct PHY Intel® FPGA IP进行设计
3.3. 配置IP
3.4. 信号和端口参考
3.5. PMA和FEC模式PHY TX和RX数据路径的比特映射
3.6. 时钟
3.7. 自定义节奏生成端口和逻辑(Custom Cadence Generation Ports and Logic)
3.8. 置位复位(Asserting Reset)
3.9. 绑定实现(Bonding Implementation)
3.10. 独立端口配置
3.11. 配置寄存器
3.12. 可配置的Intel Quartus Prime软件设置
3.13. 配置F-Tile PMA/FEC Direct PHY Intel® FPGA IP用于硬件测试
3.14. 使用 Avalon® 存储器映射接口的硬件配置
5.1. 实现F-Tile PMA/FEC Direct PHY设计
5.2. 例化F-Tile PMA/FEC Direct PHY Intel® FPGA IP
5.3. 在F-Tile PMA/FEC Direct PHY Intel® FPGA IP中实现一个RS-FEC Direct设计
5.4. 例化F-Tile Reference and System PLL Clocks Intel® FPGA IP
5.5. 使能自定义节奏生成端口和逻辑(Enabling Custom Cadence Generation Ports and Logic)
5.6. 连接F-Tile PMA/FEC Direct PHY设计IP
5.7. 仿真F-Tile PMA/FEC Direct PHY设计
5.8. F-Tile接口规划
仅对英特尔可见 — GUID: dbc1616441651045
Ixiasoft
3.2. 使用F-Tile PMA/FEC Direct PHY Intel® FPGA IP进行设计
F-Tile PMA/FEC Direct PHY Intel® FPGA IP是PMA和FEC直接使用的主要IP组件。此IP对FGT和FHT提供了对F-tile PMA模块功能的直接访问。
若要为您的协议实现定制和例化IP,您需要在Intel Quartus Prime parameter editor中指定F-Tile PMA/FEC Direct PHY Intel® FPGA IP的参数值,然后生成IP RTL和支持文件。使用IP实例生成的顶层文件包括所有可用于配置的端口。
如果一个定制PCS或MAC模块是使用您自己的逻辑创建的,而不是使用Intel FPGA PCS或者MAC模块创建的,那么您可以在设计中使用F-Tile PMA/FEC Direct PHY Intel® FPGA IP。
F-Tile PMA/FEC Direct PHY Intel® FPGA IP使您能够通过以下方法配置F-tile FGT和FHT以支持PMA和FEC direct模式:
- IP的预定义预置(predefined preset)参数
- Datapath Clocking模式、PMA类型、PMA调制类型和PMA数据速率
- TX数据路径和RX数据路径选项设置(FIFO模式、TX PLL、RX CDR)
- RS-FEC模式和选项
- 数据路径 Avalon® 存储器映射接口,PMA Avalon® 存储器映射接口