F-Tile体系结构和PMA和FEC Direct PHY IP用户指南

ID 683872
日期 1/24/2024
Public
文档目录

3.4.1. TX和RX并行和串行接口信号

表 44.  TX和RX并行和串行接口信号请参考定义端口和信号参考中接口端口的比特的变量来了解关于变量的定义。
信号名称 时钟域/复位 方向 说明
tx_parallel_data [(80 * N * X)-1:0]

tx_coreclkin

tx_reset

输入 从FPGA内核到F-tile接口的并行数据总线。如并行数据映射信息中所述,某些比特映射到特定功能。
rx_parallel_data[(80 * N * X) -1:0]

rx_coreclkin

rx_reset

输出 从FPGA内核到F-tile接口的并行数据总线。如不同配置的TX和RX并行数据映射信息中所述,某些比特映射到特定功能。
tx_serial_data [N-1:0] tx_reset 输出 TX串行数据端口。
tx_serial_data_n [N-1:0] tx_reset 输出 TX串行数据端口的差分对。
rx_serial_data [N-1:0] rx_reset 输入 RX串行数据端口。
rx_serial_data_n [N-1:0] rx_reset 输入 RX串行数据端口的差分对。