F-Tile体系结构和PMA和FEC Direct PHY IP用户指南

ID 683872
日期 1/24/2024
Public
文档目录

2.4.1.2. FGT和系统PLL参考时钟网络

有十个用于FGT PMA的参考时钟。其中的八个FGT参考时钟(refclk[0]-refclk[7])可配置成输入端口。其余两个FGT参考时钟是双向的。FGT参考时钟频率范围是25-380 MHz (25-100 MHz仅适用于HDMI)。

refclk[0]-refclk[7]也可以共享为系统PLL的参考时钟。请参考System PLL来了解详细信息。系统PLL参考时钟频率范围是100-380 MHz。

有三种FGT和系统PLL参考时钟类型。

  • 全局参考时钟可以被四个FGT quad访问。
  • 区域参考时钟可以被两个FGT quad访问。
  • 本地参考时钟可以被一个FGT quad访问。

全局参考时钟和区域参考时钟也可以被系统PLL访问。请参见下表来了解详细信息。

任何跨越FGT quad的硬核IP都必须使用一个可以被所有quad访问的参考时钟。例如, PCIe* x16只能使用refclk[2]refclk[3]refclk[4]refclk[5]

图 50. FGT和系统PLL参考时钟网络
表 22.  FGT和系统PLL参考时钟
FGT和系统PLL参考时钟 类型 方向 可以访问FGT PMA吗? 可以访问的FGT Quad 可以访问系统PLL吗? 可以访问的系统PLL
refclk[0] 区域(Regional) 输入 Yes Quad0, Quad1 Yes 系统PLL 1、2和3
refclk[1] 区域(Regional) 输入 Yes Quad0, Quad1 Yes 系统PLL 1、2和3
refclk[2] 全局(Global) 输入 Yes Quad0, Quad1, Quad2, Quad3 Yes 系统PLL 1、2和3
refclk[3] 全局(Global) 输入 Yes Quad0, Quad1, Quad2, Quad3 Yes 系统PLL 1、2和3
refclk[4] 全局(Global) 输入 Yes Quad0, Quad1, Quad2, Quad3 Yes 系统PLL 1、2和3
refclk[5] 全局(Global) 输入 Yes Quad0, Quad1, Quad2, Quad3 Yes 系统PLL 1、2和3
refclk[6] 区域(Regional) 输入 Yes Quad2, Quad3 Yes 系统PLL 1、2和3
refclk[7] 区域(Regional) 输入 Yes Quad2, Quad3 Yes 系统PLL 1、2和3
refclk[8] 本地(Local) 输入或输出 14 Yes Quad2 No N/A
refclk[9] 本地(Local) 输入或输出14 Yes Quad3 No N/A
14 当配置为一个输出时,输出管脚提供从四个FGT PMA (来自一个可访问的quad)中的一个FGT PMA恢复的RX时钟。您可以在运行时手动选择此FGT PMA。
  • 此RX恢复时钟在相应的PMA实现数据锁定(LTD)后有效。
  • 此配置的主要用例是CPRI协议。请参考 F-Tile CPRI PHY Intel® FPGA IP User Guide 来了解受支持的恢复时钟频率。