仅对英特尔可见 — GUID: ogo1633048419664
Ixiasoft
2.2.2.1. 实现一个包含400G硬核IP和FHT的200GbE-4接口
2.2.2.2. 实现一个包含400G硬核IP和FHT的200GbE-2接口
2.2.2.3. 实现一个包含400G硬核IP和FHT的100GbE-1接口
2.2.2.4. 实现一个包含400G硬核IP和FGT的100GbE-4接口
2.2.2.5. 实现一个包含200G硬核IP和FGT的10GbE-1接口
2.2.2.6. 实现三个包含400G硬核IP和FHT的25GbE-1接口
2.2.2.7. 实现包含400G硬核IP和FHT的一个50GbE-1和两个25GbE-1接口
2.2.2.8. 实现包含400G硬核IP和FHT的一个100GbE-1和两个25GbE-1接口
2.2.2.9. 实现包含400G硬核IP和FHT的两个100GbE-1和一个25GbE-1接口
2.2.2.10. 实现包含400G硬核IP和FHT的100GbE-1、100GbE-2和50GbE-1接口
3.1. F-Tile PMA/FEC Direct PHY Intel® FPGA IP概述
3.2. 使用F-Tile PMA/FEC Direct PHY Intel® FPGA IP进行设计
3.3. 配置IP
3.4. 信号和端口参考
3.5. PMA和FEC模式PHY TX和RX数据路径的比特映射
3.6. 时钟
3.7. 自定义节奏生成端口和逻辑(Custom Cadence Generation Ports and Logic)
3.8. 置位复位(Asserting Reset)
3.9. 绑定实现(Bonding Implementation)
3.10. 独立端口配置
3.11. 配置寄存器
3.12. 可配置的Intel Quartus Prime软件设置
3.13. 配置F-Tile PMA/FEC Direct PHY Intel® FPGA IP用于硬件测试
3.14. 使用 Avalon® 存储器映射接口的硬件配置
5.1. 实现F-Tile PMA/FEC Direct PHY设计
5.2. 例化F-Tile PMA/FEC Direct PHY Intel® FPGA IP
5.3. 在F-Tile PMA/FEC Direct PHY Intel® FPGA IP中实现一个RS-FEC Direct设计
5.4. 例化F-Tile Reference and System PLL Clocks Intel® FPGA IP
5.5. 使能自定义节奏生成端口和逻辑(Enabling Custom Cadence Generation Ports and Logic)
5.6. 连接F-Tile PMA/FEC Direct PHY设计IP
5.7. 仿真F-Tile PMA/FEC Direct PHY设计
5.8. F-Tile接口规划
仅对英特尔可见 — GUID: ogo1633048419664
Ixiasoft
7.2.1. 修改设计以使能F-Tile收发器调试
若要使能调试功能,您必须在F-Tile PMA/FEC Direct PHY Intel® FPGA IP中使能 Avalon® 存储器映射接口参数。
您可以在首次实例化IP时激活这些设置,也可以在初步编译后修改这些实例。请按照以下步骤使能这些设置:- 在Project Navigator的IP Components选项卡中,右键单击IP实例,然后选择Edit in Parameter Editor。
- 如下图所示,在 Avalon® Memory-Mapped Interface选项卡下使能数据路径和PMA Avalon接口,Direct PHY soft CSR和调试端点选项。
图 123. 在F-Tile PMA/FEC Direct PHY Intel® FPGA IP中使能收发器工具套件的参数
- 连接调试逻辑所需的参考信号(如果适用)。调试端点需要时钟和复位信号连接。有关如何连接这些信号的详细信息,请参考配置F-Tile PMA/FEC Direct PHY Intel FPGA IP用于硬件测试。
- 点击Generate HDL。使能设计中所有IP实例的参数后,重新编译工程。