仅对英特尔可见 — GUID: xhd1633116413792
Ixiasoft
2.2.2.1. 实现一个包含400G硬核IP和FHT的200GbE-4接口
2.2.2.2. 实现一个包含400G硬核IP和FHT的200GbE-2接口
2.2.2.3. 实现一个包含400G硬核IP和FHT的100GbE-1接口
2.2.2.4. 实现一个包含400G硬核IP和FGT的100GbE-4接口
2.2.2.5. 实现一个包含200G硬核IP和FGT的10GbE-1接口
2.2.2.6. 实现三个包含400G硬核IP和FHT的25GbE-1接口
2.2.2.7. 实现包含400G硬核IP和FHT的一个50GbE-1和两个25GbE-1接口
2.2.2.8. 实现包含400G硬核IP和FHT的一个100GbE-1和两个25GbE-1接口
2.2.2.9. 实现包含400G硬核IP和FHT的两个100GbE-1和一个25GbE-1接口
2.2.2.10. 实现包含400G硬核IP和FHT的100GbE-1、100GbE-2和50GbE-1接口
3.1. F-Tile PMA/FEC Direct PHY Intel® FPGA IP概述
3.2. 使用F-Tile PMA/FEC Direct PHY Intel® FPGA IP进行设计
3.3. 配置IP
3.4. 信号和端口参考
3.5. PMA和FEC模式PHY TX和RX数据路径的比特映射
3.6. 时钟
3.7. 自定义节奏生成端口和逻辑(Custom Cadence Generation Ports and Logic)
3.8. 置位复位(Asserting Reset)
3.9. 绑定实现(Bonding Implementation)
3.10. 独立端口配置
3.11. 配置寄存器
3.12. 可配置的Intel Quartus Prime软件设置
3.13. 配置F-Tile PMA/FEC Direct PHY Intel® FPGA IP用于硬件测试
3.14. 使用 Avalon® 存储器映射接口的硬件配置
5.1. 实现F-Tile PMA/FEC Direct PHY设计
5.2. 例化F-Tile PMA/FEC Direct PHY Intel® FPGA IP
5.3. 在F-Tile PMA/FEC Direct PHY Intel® FPGA IP中实现一个RS-FEC Direct设计
5.4. 例化F-Tile Reference and System PLL Clocks Intel® FPGA IP
5.5. 使能自定义节奏生成端口和逻辑(Enabling Custom Cadence Generation Ports and Logic)
5.6. 连接F-Tile PMA/FEC Direct PHY设计IP
5.7. 仿真F-Tile PMA/FEC Direct PHY设计
5.8. F-Tile接口规划
仅对英特尔可见 — GUID: xhd1633116413792
Ixiasoft
7.2.4. 创建收发器链路
当一个接收器和发送器共享同一通道时会自动识别收发器链路。在所有加载和链接的器件上,每个使能的发送器和接收器都显示在Toolkit Explorer中,如下图所示。
图 125. Toolkit Explorer
您可以创建一个定制的集合来查看和配置TX和RX通道。如果您想要在不同的物理通道之间创建TX和RX路径,无论这些通道是在同一器件中或不同器件中,您都必须手动创建新的链路。若要在不同的物理通道之间创建TX和RX路径,要确保您已使用板级上的环回电缆或者卡完成了一个外部环回,以建立通道之间的物理连接。
若要手动创建收发器链路,这些收发器链路在不同的物理通道位置有TX和RX通道,请按照以下步骤进行操作:
- 选择您想要链接的TX和RX对。
- 右键点击来创建一个集合,并在Add to Collection框中指定一个名称。
- 点击OK。您创建的链路将添加到Collections框中。
- 点击Open Toolkit。您也可以通过双击Details框中的实例在一个视图中打开所有通道。通道集合的名称是自动添加的。
- 转到主Collections窗格视图,在这里您可以对通道进行控制和监控。
图 126. Export Collections
您也可以加载之前保存的集合。右键点击Collections框,然后选择Import Collections,如下图所示。
图 127. Import Collections