F-Tile体系结构和PMA和FEC Direct PHY IP用户指南

ID 683872
日期 1/24/2024
Public
文档目录

3.4.8. TX和RX PMA和内核接口FIFO信号

表 51.  TX和RX PMA和内核接口FIFO信号请参考定义端口和信号参考中接口端口的比特的变量来了解关于变量的定义。
信号名称 时钟域/复位 方向 说明
tx_pmaif_fifo_empty [(N*X)-1:0] 异步 输出 PMA Interface TX FIFO为空。
tx_pmaif_fifo_pempty [(N*X)-1:0] 异步 输出 PMA Interface TX FIFO部分空。
tx_pmaif_fifo_pfull [(N*X)-1:0] 异步 输出 PMA Interface TX FIFO部分满。
rx_pmaif_fifo_empty [(N*X)-1:0] 异步 输出 PMA Interface RX FIFO为空。
rx_pmaif_fifo_pempty [(N*X)-1:0] 异步 输出 PMA Interface RX FIFO部分空。
rx_pmaif_fifo_pfull [(N*X)-1:0] 异步 输出 PMA Interface RX FIFO部分满。
tx_fifo_full [(N*X)-1:0]

tx_coreclkin

tx_reset

输出 Core Interface TX FIFO满端口。
tx_fifo_empty [(N*X)-1:0]

TX Word Clock

TX Bond Clock

Sys PLL Clock

输出 Core Interface TX FIFO空端口。
tx_fifo_pfull [(N*X)-1:0]

tx_coreclkin

tx_reset

输出 Core Interface TX FIFO部分满端口。
tx_fifo_pempty [(N*X)-1:0]

TX Word Clock

TX Bond Clock

Sys PLL Clock

输出 Core Interface TX FIFO部分空端口。
rx_fifo_full [(N*X)-1:0]

Transfer clock:

Word Clock

Bond Clock

Sys PLL Clock

rx_reset

输出 Core Interface RX FIFO满端口。
rx_fifo_empty [(N*X)-1:0]

rx_coreclkin

rx_reset

输出 Core Interface RX FIFO空端口。
rx_fifo_pfull [(N*X)-1:0]

Transfer clock:

Word Clock

Bond Clock

Sys PLL Clock

rx_reset

输出 Core Interface RX FIFO部分满端口。
rx_fifo_pempty [(N*X)-1:0]

rx_coreclkin

rx_reset

输出 Core Interface RX FIFO部分空端口。
tx_dll_lock [(N*X)-1:0] tx_reset 输出 用于数据传输的TX DLL锁定状态信号。当内核接口FIFO处于弹性模式时,监控此信号,等待tx_dll_lock端口置位,然后再置位内核接口FIFO的写使能比特。请参考不同配置的TX和RX并行数据映射信息
rx_fifo_rd_en [(N*X)-1:0]

rx_coreclkin

rx_reset

输入 Core Interface RX FIFO读使能端口。