F-Tile体系结构和PMA和FEC Direct PHY IP用户指南

ID 683872
日期 1/24/2024
Public
文档目录

5.4. 例化F-Tile Reference and System PLL Clocks Intel® FPGA IP

F-tile PMA/FEC Direct PHY设计需要使用F-Tile Reference and System PLL Clocks Intel® FPGA IP。您必须例化并连接此IP来进行仿真和编译。

此设计需要以下各项用于F-Tile Reference and System PLL Clocks Intel® FPGA IP

  • 系统PLL模式和参考时钟源,用于为数据路径提供时钟的一个系统PLL。
  • FGT PMA的参考时钟源。共享或分离系统PLL和FGT PMA的参考时钟源。此示例共享参考时钟。

要指定一个系统PLL的系统PLL模式和参考时钟源:

  1. 在IP Catalog搜索域中,输入f-tile Reference,然后双击Transceiver PHY下的 F-Tile Reference and System PLL Clocks Intel® FPGA IP
  2. System PLL #0选项卡上,指定以下选项:
    表 106.  System PLL #0选项
    参数 参数值
    Mode of system PLL 选择ETHERNET_FREQ_830_156。此参数值将系统PLL输入频率配置成156.25 MHz,将输出频率配置成830.078125 MHz (必须与F-Tile PMA/FEC Direct PHY Intel® FPGA IP中的系统PLL频率相匹配)。
    Refclk source RefClk #0。选择系统PLL的参考时钟源。
    RefClk #0 for FGT PMA On
  3. RefClk下,指定以下选项:
    表 107.  RefClk选项
    参数 参数值
    Enable RefClk #0 for FGT PMA On。此参考时钟在系统PLL #0与FGT PMA之间共享
    RefClk source RefClk #0。156.25 MHz (与F-Tile PMA/FEC Direct PHY Intel® FPGA IP的参考时钟频率相同)。
图 106. System PLL和RefClk选项

下图显示了本示例中的模块符号和用于F-Tile Reference and System PLL Clocks Intel® FPGA IP的端口。

图 107.  F-Tile Reference and System PLL Clocks Intel® FPGA IP端口示例