仅对英特尔可见 — GUID: xbg1615854170190
Ixiasoft
2.2.2.1. 实现一个包含400G硬核IP和FHT的200GbE-4接口
2.2.2.2. 实现一个包含400G硬核IP和FHT的200GbE-2接口
2.2.2.3. 实现一个包含400G硬核IP和FHT的100GbE-1接口
2.2.2.4. 实现一个包含400G硬核IP和FGT的100GbE-4接口
2.2.2.5. 实现一个包含200G硬核IP和FGT的10GbE-1接口
2.2.2.6. 实现三个包含400G硬核IP和FHT的25GbE-1接口
2.2.2.7. 实现包含400G硬核IP和FHT的一个50GbE-1和两个25GbE-1接口
2.2.2.8. 实现包含400G硬核IP和FHT的一个100GbE-1和两个25GbE-1接口
2.2.2.9. 实现包含400G硬核IP和FHT的两个100GbE-1和一个25GbE-1接口
2.2.2.10. 实现包含400G硬核IP和FHT的100GbE-1、100GbE-2和50GbE-1接口
3.1. F-Tile PMA/FEC Direct PHY Intel® FPGA IP概述
3.2. 使用F-Tile PMA/FEC Direct PHY Intel® FPGA IP进行设计
3.3. 配置IP
3.4. 信号和端口参考
3.5. PMA和FEC模式PHY TX和RX数据路径的比特映射
3.6. 时钟
3.7. 自定义节奏生成端口和逻辑(Custom Cadence Generation Ports and Logic)
3.8. 置位复位(Asserting Reset)
3.9. 绑定实现(Bonding Implementation)
3.10. 独立端口配置
3.11. 配置寄存器
3.12. 可配置的Intel Quartus Prime软件设置
3.13. 配置F-Tile PMA/FEC Direct PHY Intel® FPGA IP用于硬件测试
3.14. 使用 Avalon® 存储器映射接口的硬件配置
5.1. 实现F-Tile PMA/FEC Direct PHY设计
5.2. 例化F-Tile PMA/FEC Direct PHY Intel® FPGA IP
5.3. 在F-Tile PMA/FEC Direct PHY Intel® FPGA IP中实现一个RS-FEC Direct设计
5.4. 例化F-Tile Reference and System PLL Clocks Intel® FPGA IP
5.5. 使能自定义节奏生成端口和逻辑(Enabling Custom Cadence Generation Ports and Logic)
5.6. 连接F-Tile PMA/FEC Direct PHY设计IP
5.7. 仿真F-Tile PMA/FEC Direct PHY设计
5.8. F-Tile接口规划
仅对英特尔可见 — GUID: xbg1615854170190
Ixiasoft
5.4. 例化F-Tile Reference and System PLL Clocks Intel® FPGA IP
F-tile PMA/FEC Direct PHY设计需要使用F-Tile Reference and System PLL Clocks Intel® FPGA IP。您必须例化并连接此IP来进行仿真和编译。
此设计需要以下各项用于F-Tile Reference and System PLL Clocks Intel® FPGA IP:
- 系统PLL模式和参考时钟源,用于为数据路径提供时钟的一个系统PLL。
- FGT PMA的参考时钟源。共享或分离系统PLL和FGT PMA的参考时钟源。此示例共享参考时钟。
要指定一个系统PLL的系统PLL模式和参考时钟源:
- 在IP Catalog搜索域中,输入f-tile Reference,然后双击Transceiver PHY下的 F-Tile Reference and System PLL Clocks Intel® FPGA IP 。
- 在System PLL #0选项卡上,指定以下选项:
表 106. System PLL #0选项 参数 参数值 Mode of system PLL 选择ETHERNET_FREQ_830_156。此参数值将系统PLL输入频率配置成156.25 MHz,将输出频率配置成830.078125 MHz (必须与F-Tile PMA/FEC Direct PHY Intel® FPGA IP中的系统PLL频率相匹配)。 Refclk source RefClk #0。选择系统PLL的参考时钟源。 RefClk #0 for FGT PMA On - 在RefClk下,指定以下选项:
表 107. RefClk选项 参数 参数值 Enable RefClk #0 for FGT PMA On。此参考时钟在系统PLL #0与FGT PMA之间共享 RefClk source RefClk #0。156.25 MHz (与F-Tile PMA/FEC Direct PHY Intel® FPGA IP的参考时钟频率相同)。
图 106. System PLL和RefClk选项
下图显示了本示例中的模块符号和用于F-Tile Reference and System PLL Clocks Intel® FPGA IP的端口。
图 107. F-Tile Reference and System PLL Clocks Intel® FPGA IP端口示例
