仅对英特尔可见 — GUID: ngi1615488635395
Ixiasoft
2.2.2.1. 实现一个包含400G硬核IP和FHT的200GbE-4接口
2.2.2.2. 实现一个包含400G硬核IP和FHT的200GbE-2接口
2.2.2.3. 实现一个包含400G硬核IP和FHT的100GbE-1接口
2.2.2.4. 实现一个包含400G硬核IP和FGT的100GbE-4接口
2.2.2.5. 实现一个包含200G硬核IP和FGT的10GbE-1接口
2.2.2.6. 实现三个包含400G硬核IP和FHT的25GbE-1接口
2.2.2.7. 实现包含400G硬核IP和FHT的一个50GbE-1和两个25GbE-1接口
2.2.2.8. 实现包含400G硬核IP和FHT的一个100GbE-1和两个25GbE-1接口
2.2.2.9. 实现包含400G硬核IP和FHT的两个100GbE-1和一个25GbE-1接口
2.2.2.10. 实现包含400G硬核IP和FHT的100GbE-1、100GbE-2和50GbE-1接口
3.1. F-Tile PMA/FEC Direct PHY Intel® FPGA IP概述
3.2. 使用F-Tile PMA/FEC Direct PHY Intel® FPGA IP进行设计
3.3. 配置IP
3.4. 信号和端口参考
3.5. PMA和FEC模式PHY TX和RX数据路径的比特映射
3.6. 时钟
3.7. 自定义节奏生成端口和逻辑(Custom Cadence Generation Ports and Logic)
3.8. 置位复位(Asserting Reset)
3.9. 绑定实现(Bonding Implementation)
3.10. 独立端口配置
3.11. 配置寄存器
3.12. 可配置的Intel Quartus Prime软件设置
3.13. 配置F-Tile PMA/FEC Direct PHY Intel® FPGA IP用于硬件测试
3.14. 使用 Avalon® 存储器映射接口的硬件配置
5.1. 实现F-Tile PMA/FEC Direct PHY设计
5.2. 例化F-Tile PMA/FEC Direct PHY Intel® FPGA IP
5.3. 在F-Tile PMA/FEC Direct PHY Intel® FPGA IP中实现一个RS-FEC Direct设计
5.4. 例化F-Tile Reference and System PLL Clocks Intel® FPGA IP
5.5. 使能自定义节奏生成端口和逻辑(Enabling Custom Cadence Generation Ports and Logic)
5.6. 连接F-Tile PMA/FEC Direct PHY设计IP
5.7. 仿真F-Tile PMA/FEC Direct PHY设计
5.8. F-Tile接口规划
仅对英特尔可见 — GUID: ngi1615488635395
Ixiasoft
3.3.2. TX数据路径选项
图 62. 参数编辑器中的TX FGT PMA参数
参数 | 值 | 说明 |
---|---|---|
TX FGT PMA Parameters | ||
Enable Gray coding | On/Off | 使能格雷(Gray)编码。仅应用于PAM4编码。为Off时,TX发送设置为0xB4的格雷码。为On时,TX发送设置为0x6C的格雷码。对于正常操作或者在内部或外部环回模式中时,必须是Off。 默认值是Off。 |
Enable precoding | On/Off | 使能预编码(pre-coding)。仅应用于PAM4编码。默认值是Off。 |
PRBS generator mode 24 | disable, PRBS7, PRBS9, PRBS10, PRBS13, PRBS15, PRBS23, PRBS28, PRBS31, QPRBS13, PRBS13Q, PRBS31Q, SSPR, SSPR1, SSPRQ | 使能带PRBS多项式选择的硬核PRBS生成器。默认值是disable。 |
Enable fgt_tx_beacon port | On/Off | 使能用于SATA的fgt_tx_beacon端口。 |
Enable Spread Spectrum clocking | On/Off | 使能扩频时钟,以符合SATA协议要求。 |
TX FGT PLL Parameters | ||
Output frequency | N/A | 显示计算得到的TX FGT PLL输出频率。 |
VCO frequency | N/A | 显示计算得到的TX FGT PLL VCO输出频率。 |
Enable TX FGT PLL cascade mode | On/Off | 仅对Duplex链路使能级联(cascade)模式。默认值是Off。请参考FGT PMA小数模式来了解更多信息。 |
Enable TX FGT PLL fractional mode | On/Off | 使能TX FGT PLL的分数模式。 默认值是Off。请参考FGT PMA小数模式来了解更多信息。 |
TX FGT PLL integer mode reference clock frequency | 25 to 380 MHz | 选择TX FGT PLL的参考时钟频率(MHz)。
|
TX FGT PLL fractional mode reference clock frequency | 25 to 380 MHz | 选择TX FGT PLL的分数模式下的参考时钟频率(MHz)。
|
TX User Clock Parameters | ||
Enable TX user clock 1 | On/Off | 使能和禁用TX 用户clock 1。如果不使用此时钟,那么可以禁用以达到节能的目的。默认值为On。 |
Enable TX user clock 2 | On/Off | 使能和禁用TX 用户clock 2。如果不使用此时钟,那么可以禁用以达到节能的目的。默认值为Off。 |
TX user clock div by | 12- 139.5 | TX PLL VCO输出频率的分频器值。可接受12到139.5之间的值,但要以0.5为增量。TX用户时钟1和2共享同一分频器。默认值为100。 |
图 63. 参数编辑器中的TX FHT PMA参数
参数 | 值 | 说明 |
---|---|---|
TX FHT PMA Parameters | ||
Select FHT loopback mode | PARALLEL_LOOPBACK, SERIAL_EXT_LOOPBACK, SERIAL_ANA_LOOPBACK, REVERSE_PARALLEL_LOOPBACK, WRAP_LOOPBACK, DISABLED | 使能FHT环回模式。默认为SERIAL_EXT_LOOPBACK。 |
Select FHT Lane PLL refclk source | 100, 156.25 | 选择FHT Lane PLL refclk source。
|
FHT user clk div33_34 select | DIV_33 DIV_34 DIV_66 DIV_68 |
从4个DIV时钟输出中选择一个用于TX用户时钟。请参考时钟来了解关于如何使用此输出的更多信息。默认值为DIV_66 |
Enable FHT TX pre-encoder | On/Off | 使能FHT TX预编码器。默认值为Off。此设置必须与链接伙伴的RX预编码器设置相匹配。 |
Enable FHT PLL pre-divider | On/Off | 使能FHT PLL预分频器。默认值为Off。如果禁用,预分频器值为1,如果使能,预分频器值为2。在某些配置中(禁用此参数会将通道PLL设置为分数模式),您必须使能此参数以将通道PLL设置成整数模式,以获得更好的性能。 |
Enable FHT TX user clk1 | On/Off | 使能FHT TX user clk1。默认值为Off。 |
FHT TX user clk1 select | DIV3334 DIV40 |
FHT TX user clk1 select,您可以选择DIV3334 (user div33_34中列出的4个DIV时钟中的一个)或者DIV40时钟。默认值为DIV3334。请参考时钟。 |
Enable FHT TX user clk2 | On/Off | 使能FHT TX user clk2。默认值为Off。 |
FHT TX user clk2 select | DIV3334 DIV40 |
FHT TX user clk2 select,您可以选择DIV3334或者DIV40时钟。默认值为DIV3334。请参考时钟。 |
24
当前不支持通过IP GUI的PRBS31、QPRBS13、PRBS13Q、PRBS31Q、SSPR、SSPR1和SSPRQ PRBS generator mode设置,尽管这些设置出现在参数编译器中。请不要选择任何不受支持的PRBS generator mode设置。请使用寄存器指定这些设置。