仅对英特尔可见 — GUID: cie1602522795047
Ixiasoft
2.2.2.1. 实现一个包含400G硬核IP和FHT的200GbE-4接口
2.2.2.2. 实现一个包含400G硬核IP和FHT的200GbE-2接口
2.2.2.3. 实现一个包含400G硬核IP和FHT的100GbE-1接口
2.2.2.4. 实现一个包含400G硬核IP和FGT的100GbE-4接口
2.2.2.5. 实现一个包含200G硬核IP和FGT的10GbE-1接口
2.2.2.6. 实现三个包含400G硬核IP和FHT的25GbE-1接口
2.2.2.7. 实现包含400G硬核IP和FHT的一个50GbE-1和两个25GbE-1接口
2.2.2.8. 实现包含400G硬核IP和FHT的一个100GbE-1和两个25GbE-1接口
2.2.2.9. 实现包含400G硬核IP和FHT的两个100GbE-1和一个25GbE-1接口
2.2.2.10. 实现包含400G硬核IP和FHT的100GbE-1、100GbE-2和50GbE-1接口
3.1. F-Tile PMA/FEC Direct PHY Intel® FPGA IP概述
3.2. 使用F-Tile PMA/FEC Direct PHY Intel® FPGA IP进行设计
3.3. 配置IP
3.4. 信号和端口参考
3.5. PMA和FEC模式PHY TX和RX数据路径的比特映射
3.6. 时钟
3.7. 自定义节奏生成端口和逻辑(Custom Cadence Generation Ports and Logic)
3.8. 置位复位(Asserting Reset)
3.9. 绑定实现(Bonding Implementation)
3.10. 独立端口配置
3.11. 配置寄存器
3.12. 可配置的Intel Quartus Prime软件设置
3.13. 配置F-Tile PMA/FEC Direct PHY Intel® FPGA IP用于硬件测试
3.14. 使用 Avalon® 存储器映射接口的硬件配置
5.1. 实现F-Tile PMA/FEC Direct PHY设计
5.2. 例化F-Tile PMA/FEC Direct PHY Intel® FPGA IP
5.3. 在F-Tile PMA/FEC Direct PHY Intel® FPGA IP中实现一个RS-FEC Direct设计
5.4. 例化F-Tile Reference and System PLL Clocks Intel® FPGA IP
5.5. 使能自定义节奏生成端口和逻辑(Enabling Custom Cadence Generation Ports and Logic)
5.6. 连接F-Tile PMA/FEC Direct PHY设计IP
5.7. 仿真F-Tile PMA/FEC Direct PHY设计
5.8. F-Tile接口规划
仅对英特尔可见 — GUID: cie1602522795047
Ixiasoft
2.1.5. PCIe* 硬核IP
F-tile PCIe* 硬核IP由四个 PCIe* 内核组成:一个x16 (core_0)、一个x8 (core_1)和两个x4 (core_2,core_3)。它由一组端口分叉复用器组成,用于将 PCI Express* (PIPE)通道接口的四个控制器PHY接口重新映射到共享的16个FGT通道。core_0经过配置可支持x16、x8和x4配置,core_1经过配置可支持x8和x4配置。core_2和core_3仅支持x4配置。
图 6. PCIe* 硬核IP (Gen4、Gen3、Gen2和Gen1)配置
配置 | 接口类型 |
---|---|
1x PCIe* x16 | 根端口或端点和上游或下游端口 |
2x PCIe* x8 | 仅端点 上游/上游端口 下游/下游端口 端点/上游端口 上游/下游端口 |
1x PCIe* x8 | 根端口或端点 |
4x PCIe* x4 | 仅根端口和上游或下游端口 |
2x PCIe* x4 | 仅根端口 |
1x PCIe* x4 | 仅端点 |
模式 | 传输层 | 数据链路层 | PHY层 |
---|---|---|---|
Full hard IP | Yes | Yes | Yes |
Transaction layer packet (TLP) bypass | Yes (Lite) | Yes | Yes |