仅对英特尔可见 — GUID: vbu1613500647785
Ixiasoft
2.2.2.1. 实现一个包含400G硬核IP和FHT的200GbE-4接口
2.2.2.2. 实现一个包含400G硬核IP和FHT的200GbE-2接口
2.2.2.3. 实现一个包含400G硬核IP和FHT的100GbE-1接口
2.2.2.4. 实现一个包含400G硬核IP和FGT的100GbE-4接口
2.2.2.5. 实现一个包含200G硬核IP和FGT的10GbE-1接口
2.2.2.6. 实现三个包含400G硬核IP和FHT的25GbE-1接口
2.2.2.7. 实现包含400G硬核IP和FHT的一个50GbE-1和两个25GbE-1接口
2.2.2.8. 实现包含400G硬核IP和FHT的一个100GbE-1和两个25GbE-1接口
2.2.2.9. 实现包含400G硬核IP和FHT的两个100GbE-1和一个25GbE-1接口
2.2.2.10. 实现包含400G硬核IP和FHT的100GbE-1、100GbE-2和50GbE-1接口
3.1. F-Tile PMA/FEC Direct PHY Intel® FPGA IP概述
3.2. 使用F-Tile PMA/FEC Direct PHY Intel® FPGA IP进行设计
3.3. 配置IP
3.4. 信号和端口参考
3.5. PMA和FEC模式PHY TX和RX数据路径的比特映射
3.6. 时钟
3.7. 自定义节奏生成端口和逻辑(Custom Cadence Generation Ports and Logic)
3.8. 置位复位(Asserting Reset)
3.9. 绑定实现(Bonding Implementation)
3.10. 独立端口配置
3.11. 配置寄存器
3.12. 可配置的Intel Quartus Prime软件设置
3.13. 配置F-Tile PMA/FEC Direct PHY Intel® FPGA IP用于硬件测试
3.14. 使用 Avalon® 存储器映射接口的硬件配置
5.1. 实现F-Tile PMA/FEC Direct PHY设计
5.2. 例化F-Tile PMA/FEC Direct PHY Intel® FPGA IP
5.3. 在F-Tile PMA/FEC Direct PHY Intel® FPGA IP中实现一个RS-FEC Direct设计
5.4. 例化F-Tile Reference and System PLL Clocks Intel® FPGA IP
5.5. 使能自定义节奏生成端口和逻辑(Enabling Custom Cadence Generation Ports and Logic)
5.6. 连接F-Tile PMA/FEC Direct PHY设计IP
5.7. 仿真F-Tile PMA/FEC Direct PHY设计
5.8. F-Tile接口规划
仅对英特尔可见 — GUID: vbu1613500647785
Ixiasoft
2.4.1.3. FGT主PLL配置
主PLL配置是指一个通道的TX PLL处于分数模式下,并用作四元组(quad)内其他通道(在整数模式中配置)的本地CDR和TX PLL和RX CDR模块的参考时钟源。有两种不同的主PLL配置:quad(四元组)和pair(对)。这两种配置是主PLL配置唯一支持的通道组合。
在四元组(quad)配置中,FGT3始终是主要的。例如,在Quad3中,FGT3_Quad3是主要的,FGT3_Quad3 TX PLL输出是FGT3_Quad3 RX、FGT2_Quad3、FGT1_Quad3和FGT0_Quad3 TX PLL和RX CDR的参考时钟。
在仅有两个PMA组合的对(pair)配置中,FGT3或FGT1可以是主要的。例如,当使用FGT3_Quad3和FGT2_Quad3时,FGT3_Quad3是主要的,FGT3_Quad3 TX PLL输出是FGT3_Quad3 RX、FGT2_Quad3 TX PLL和RX CDR的参考时钟。如果使用FGT1_Quad3和FGT0_Quad3,那么FGT1_Quad3是主要的。
图 52. FGT主PLL配置