F-Tile体系结构和PMA和FEC Direct PHY IP用户指南

ID 683872
日期 1/24/2024
Public
文档目录

2.4.1.3. FGT主PLL配置

主PLL配置是指一个通道的TX PLL处于分数模式下,并用作四元组(quad)内其他通道(在整数模式中配置)的本地CDR和TX PLL和RX CDR模块的参考时钟源。有两种不同的主PLL配置:quad(四元组)和pair(对)。这两种配置是主PLL配置唯一支持的通道组合。

在四元组(quad)配置中,FGT3始终是主要的。例如,在Quad3中,FGT3_Quad3是主要的,FGT3_Quad3 TX PLL输出是FGT3_Quad3 RX、FGT2_Quad3FGT1_Quad3FGT0_Quad3 TX PLL和RX CDR的参考时钟。

在仅有两个PMA组合的对(pair)配置中,FGT3FGT1可以是主要的。例如,当使用FGT3_Quad3FGT2_Quad3时,FGT3_Quad3是主要的,FGT3_Quad3 TX PLL输出是FGT3_Quad3 RX、FGT2_Quad3 TX PLL和RX CDR的参考时钟。如果使用FGT1_Quad3FGT0_Quad3,那么FGT1_Quad3是主要的。

图 52. FGT主PLL配置