仅对英特尔可见 — GUID: ixt1660929740390
Ixiasoft
仅对英特尔可见 — GUID: ixt1660929740390
Ixiasoft
3.5.2.1. 不同配置的SATA协议模式的TX并行数据映射信息
- PMA电气空闲功能
- 静噪检测功能
- 信号检测功能
计划在Intel Quartus Prime Pro Edition软件的未来版本中提供对这些功能的最终支持。
当对一个PMA通道选择SATA时,tx_parallel_data总线宽度会从80-bit接口减小到76-bit接口。PMA和FEC模式PHY TX和RX数据路径的比特映射中列出的用于计算总tx_parallel_data总线的公式是有效的,但接口总线宽度现在从80-bit减小到76-bit。高4比特配置为fgt_tx_pma_elecidle总线信号。rx_parallel_data总线宽度没有变化。
SATA的总tx_parallel_data比特宽度公式:
tx_parallel_data[(76*N)-1:0]
fgt_tx_pma_elecidle [(4*N)-1:0]
其中:
- N = PMA通道的数量(1到16)。
请参考定义端口和信号参考中接口端口的比特的变量来了解关于完整的变量定义。
示例1:总tx_parallel_data比特宽度,带有1个SATA链路(N=1)和32-bit PMA宽度
tx_parallel_data [(76*1)-1:0] = tx_parallel_data [75:0], fgt_tx_pma_elecidle [3:0]
示例2:总tx_parallel_data比特宽度,带有2个SATA链路(N=2)和32-bit PMA宽度
tx_parallel_data [(76*2)-1:0] = tx_parallel_data [151:0], fgt_tx_pma_elecidle [7:0]
PMA配置 | 比特 | TX并行数据 | RX并行数据 |
---|---|---|---|
FGT PMA Width = 8, 10, 16, 20, 32 Single Width SATA (One PMA Lane [N=1] with PMA Width ≤ 32) |
75 | 弹性模式下TX Core FIFO的写使能 | 没有变化,请参考TX和RX并行数据映射信息(PMA Lanes, N = 1)及相同的PMA配置。 |
35 | TX PMA接口数据有效 | ||
[D-1]:0 | TX数据 | ||
FGT PMA Width = 8, 10, 16, 20, 32 Double Width SATA (One PMA Lane [N=1] with PMA Width ≤ 32) |
75 | 弹性模式下TX Core FIFO的写使能 | 没有变化,请参考TX和RX并行数据映射信息(PMA Lanes, N = 1)及相同的PMA配置。 |
[D -1 + 36]:36 | TX数据(高数据比特) | ||
35 | TX PMA接口数据有效 | ||
[D -1]:0 | TX数据(低数据比特) | ||
RS-FEC Enabled, N = number of FEC lanes, X = fec stream index = (0:N-1) | |||
FGT PMA Width = 32 Double Width SATA (One PMA Lane [N=1] with PMA width = 32) |
74 | TX去偏斜比特 | 没有变化,请参考TX和RX并行数据映射信息(Number of PMA Lanes (N) = 1)及相同的PMA配置。 |
73 | TX对齐标记 | ||
68:36 | TX数据(高33比特) | ||
35 | TX PMA接口数据有效比特 | ||
32:2 | TX数据(低31比特) | ||
1:0 | 同步头(Sync head) |