F-Tile体系结构和PMA和FEC Direct PHY IP用户指南

ID 683872
日期 1/24/2024
Public
文档目录

3.5.4. PMA Width = 64 (X=2)的TX并行数据的示例

以下数据针对 X=2的情况。N代表PMA通道的数量。对于给定的Nn可以是0 --> N-1。对于FGT,N的最大值为8,对于FHT,N的最大值为4,具体取决于PMA通道的数量。使能双宽度传输(enable Double width transfer) = 1。请参考定义端口和信号参考中接口端口的比特的变量来了解关于完整的变量定义。

表 69.  PMA Width = 64 (X=2)的TX并行数据的示例
条件 比特 n=0的TX并行数据 比特 n=1的TX并行数据 ●● 比特 n=7的TX并行数据
Second Stream 159 弹性模式下TX Core FIFO的写使能 319 弹性模式下TX Core FIFO的写使能 ●● 1279 弹性模式下TX Core FIFO的写使能
151:120 TX数据(高数据比特) 311:280 TX数据(高数据比特) 1391:1240 TX数据(高数据比特)
118 TX PMA接口数据有效 278 TX PMA接口数据有效 1238 TX PMA接口数据有效
111:80 TX数据(低数据比特) 271:240 TX数据(低数据比特) ●● 1231:1200 TX数据(低数据比特)
First Stream 79 弹性模式下TX Core FIFO的写使能 239 弹性模式下TX Core FIFO的写使能 1199 弹性模式下TX Core FIFO的写使能
71:40 TX数据(高数据比特) 231:200 TX数据(高数据比特) 1191:1160 TX数据(高数据比特)
38 TX PMA接口数据有效 198 TX PMA接口数据有效 ●● 1158 TX PMA接口数据有效
31:0 TX数据(低数据比特) 191:160 TX数据(低数据比特) 1151:1120 TX数据(低数据比特)

以下是PMA width = 64 (X =2)的TX并行数据的示例中每个数据流的每个PMA通道的TX PMA Interface Data Valid信号。

  • 如果PMA通道 n=0,对于first stream数据,data valid signal = tx_parallel_data [38]
  • 如果PMA通道 n=0,对于second stream数据,data valid signal = tx_parallel_data [118]
  • 如果PMA通道 n=1,对于first stream数据,data valid signal = tx_parallel_data [198]
  • 如果PMA通道 n=1,对于second stream数据,data valid signal = tx_parallel_data [278]