F-Tile体系结构和PMA和FEC Direct PHY IP用户指南

ID 683872
日期 1/24/2024
Public
文档目录

5.2. 例化F-Tile PMA/FEC Direct PHY Intel® FPGA IP

若要例化F-Tile PMA/FEC Direct PHY Intel® FPGA IP
  1. 指定目标器件系列,请点击Assignments > Device,然后选择Agilex AGIB027R29A2E2V
  2. 如果IP catalog还没打开,那么在Intel Quartus Prime软件中点击View > IP Catalog
  3. 在IP Catalog搜索域中,输入f-tile pma,然后双击 F-Tile PMA/FEC Direct PHY Intel® FPGA IP
    图 97.  IP Catalog中的F-Tile PMA/FEC Direct PHY Intel® FPGA IP
  4. 在参数编辑器中,指定可选值来配置用于协议实现的F-Tile PMA/FEC Direct PHY Intel® FPGA IP
    您可以在Presets集合中选择性地指定FGT_NRZ_50G_2_PMA_Lanes_Custom_Cadence_ED以应用这些默认的参数值。在参数设置期间,请例化PMA direct通道。可用的参数编辑器选项反映了您的通道要求。
  5. 当参数设置完成时,在参数编辑器中点击Generate HDL按钮以生成IP实例以及支持文件。在Simulation下,选择Verilog,并为Create simulation model选择 VCS* 或者 ModelSim* 45
    图 98. 仿真选项
  6. 单击Generate按钮。根据您的规范生成IP variation RTL和支持文件,并添加到您的Intel Quartus Prime工程中。

    使用IP实例生成的顶层文件包括所有可用于配置的端口。使用这些端口将F-Tile PMA/FEC Direct PHY Intel® FPGA IP连接到您设计中的其他IP内核,如连接F-Tile PMA/FEC Direct PHY设计IP中所述。

45 当前的Intel Quartus Prime软件版本仅支持 VCS* 或者 ModelSim* 用于F-tile仿真。