仅对英特尔可见 — GUID: sib1616176071582
Ixiasoft
2.2.2.1. 实现一个包含400G硬核IP和FHT的200GbE-4接口
2.2.2.2. 实现一个包含400G硬核IP和FHT的200GbE-2接口
2.2.2.3. 实现一个包含400G硬核IP和FHT的100GbE-1接口
2.2.2.4. 实现一个包含400G硬核IP和FGT的100GbE-4接口
2.2.2.5. 实现一个包含200G硬核IP和FGT的10GbE-1接口
2.2.2.6. 实现三个包含400G硬核IP和FHT的25GbE-1接口
2.2.2.7. 实现包含400G硬核IP和FHT的一个50GbE-1和两个25GbE-1接口
2.2.2.8. 实现包含400G硬核IP和FHT的一个100GbE-1和两个25GbE-1接口
2.2.2.9. 实现包含400G硬核IP和FHT的两个100GbE-1和一个25GbE-1接口
2.2.2.10. 实现包含400G硬核IP和FHT的100GbE-1、100GbE-2和50GbE-1接口
3.1. F-Tile PMA/FEC Direct PHY Intel® FPGA IP概述
3.2. 使用F-Tile PMA/FEC Direct PHY Intel® FPGA IP进行设计
3.3. 配置IP
3.4. 信号和端口参考
3.5. PMA和FEC模式PHY TX和RX数据路径的比特映射
3.6. 时钟
3.7. 自定义节奏生成端口和逻辑(Custom Cadence Generation Ports and Logic)
3.8. 置位复位(Asserting Reset)
3.9. 绑定实现(Bonding Implementation)
3.10. 独立端口配置
3.11. 配置寄存器
3.12. 可配置的Intel Quartus Prime软件设置
3.13. 配置F-Tile PMA/FEC Direct PHY Intel® FPGA IP用于硬件测试
3.14. 使用 Avalon® 存储器映射接口的硬件配置
5.1. 实现F-Tile PMA/FEC Direct PHY设计
5.2. 例化F-Tile PMA/FEC Direct PHY Intel® FPGA IP
5.3. 在F-Tile PMA/FEC Direct PHY Intel® FPGA IP中实现一个RS-FEC Direct设计
5.4. 例化F-Tile Reference and System PLL Clocks Intel® FPGA IP
5.5. 使能自定义节奏生成端口和逻辑(Enabling Custom Cadence Generation Ports and Logic)
5.6. 连接F-Tile PMA/FEC Direct PHY设计IP
5.7. 仿真F-Tile PMA/FEC Direct PHY设计
5.8. F-Tile接口规划
仅对英特尔可见 — GUID: sib1616176071582
Ixiasoft
5.2. 例化F-Tile PMA/FEC Direct PHY Intel® FPGA IP
若要例化F-Tile PMA/FEC Direct PHY Intel® FPGA IP:
- 指定目标器件系列,请点击Assignments > Device,然后选择Agilex AGIB027R29A2E2V。
- 如果IP catalog还没打开,那么在Intel Quartus Prime软件中点击View > IP Catalog。
- 在IP Catalog搜索域中,输入f-tile pma,然后双击 F-Tile PMA/FEC Direct PHY Intel® FPGA IP 。
图 97. IP Catalog中的F-Tile PMA/FEC Direct PHY Intel® FPGA IP
- 在参数编辑器中,指定可选值来配置用于协议实现的F-Tile PMA/FEC Direct PHY Intel® FPGA IP:
您可以在Presets集合中选择性地指定FGT_NRZ_50G_2_PMA_Lanes_Custom_Cadence_ED以应用这些默认的参数值。在参数设置期间,请例化PMA direct通道。可用的参数编辑器选项反映了您的通道要求。
- 当参数设置完成时,在参数编辑器中点击Generate HDL按钮以生成IP实例以及支持文件。在Simulation下,选择Verilog,并为Create simulation model选择 VCS* 或者 ModelSim* 。45
图 98. 仿真选项
- 单击Generate按钮。根据您的规范生成IP variation RTL和支持文件,并添加到您的Intel Quartus Prime工程中。
使用IP实例生成的顶层文件包括所有可用于配置的端口。使用这些端口将F-Tile PMA/FEC Direct PHY Intel® FPGA IP连接到您设计中的其他IP内核,如连接F-Tile PMA/FEC Direct PHY设计IP中所述。