仅对英特尔可见 — GUID: zam1615488631449
Ixiasoft
2.2.2.1. 实现一个包含400G硬核IP和FHT的200GbE-4接口
2.2.2.2. 实现一个包含400G硬核IP和FHT的200GbE-2接口
2.2.2.3. 实现一个包含400G硬核IP和FHT的100GbE-1接口
2.2.2.4. 实现一个包含400G硬核IP和FGT的100GbE-4接口
2.2.2.5. 实现一个包含200G硬核IP和FGT的10GbE-1接口
2.2.2.6. 实现三个包含400G硬核IP和FHT的25GbE-1接口
2.2.2.7. 实现包含400G硬核IP和FHT的一个50GbE-1和两个25GbE-1接口
2.2.2.8. 实现包含400G硬核IP和FHT的一个100GbE-1和两个25GbE-1接口
2.2.2.9. 实现包含400G硬核IP和FHT的两个100GbE-1和一个25GbE-1接口
2.2.2.10. 实现包含400G硬核IP和FHT的100GbE-1、100GbE-2和50GbE-1接口
3.1. F-Tile PMA/FEC Direct PHY Intel® FPGA IP概述
3.2. 使用F-Tile PMA/FEC Direct PHY Intel® FPGA IP进行设计
3.3. 配置IP
3.4. 信号和端口参考
3.5. PMA和FEC模式PHY TX和RX数据路径的比特映射
3.6. 时钟
3.7. 自定义节奏生成端口和逻辑(Custom Cadence Generation Ports and Logic)
3.8. 置位复位(Asserting Reset)
3.9. 绑定实现(Bonding Implementation)
3.10. 独立端口配置
3.11. 配置寄存器
3.12. 可配置的Intel Quartus Prime软件设置
3.13. 配置F-Tile PMA/FEC Direct PHY Intel® FPGA IP用于硬件测试
3.14. 使用 Avalon® 存储器映射接口的硬件配置
5.1. 实现F-Tile PMA/FEC Direct PHY设计
5.2. 例化F-Tile PMA/FEC Direct PHY Intel® FPGA IP
5.3. 在F-Tile PMA/FEC Direct PHY Intel® FPGA IP中实现一个RS-FEC Direct设计
5.4. 例化F-Tile Reference and System PLL Clocks Intel® FPGA IP
5.5. 使能自定义节奏生成端口和逻辑(Enabling Custom Cadence Generation Ports and Logic)
5.6. 连接F-Tile PMA/FEC Direct PHY设计IP
5.7. 仿真F-Tile PMA/FEC Direct PHY设计
5.8. F-Tile接口规划
仅对英特尔可见 — GUID: zam1615488631449
Ixiasoft
3.3. 配置IP
使用Intel Quartus Prime Pro Edition软件中的F-Tile PMA/FEC Direct PHY Intel® FPGA IP,为您的协议实现配置PMA PHY。
请按照以下步骤例化IP:
- 若要指定目标器件系列,请点击Assignments > Device,然后选择一个英特尔Agilex 7 F-tile器件,例如:AGIB027R31B1E2V。
- 点击Tools > IP Catalog,在搜索字段中输入pma,然后选择 F-Tile PMA/FEC Direct PHY Intel® FPGA IP (在Interface Protocol下)。IP参数编辑器打开。
- 在参数编辑器中,指定相关参数,为协议实现自定义F-Tile PMA/FEC Direct PHY Intel® FPGA IP。选择以下其中一个PMA使用模式。参数编辑器会指导您选择参数值。
- PMA Direct Mode for FGT and FHT
- FEC Direct mode for FGT and FHT
- 参数设置完成后,单击Generate按钮,然后单击Generate HDL按钮。根据您的规范生成IP variation RTL和支持文件,并添加到您的Intel Quartus Prime工程中。
使用IP实例生成的顶层文件包括所有可用于配置的端口。使用这些端口将F-Tile PMA/FEC Direct PHY Intel® FPGA IP连接到您设计中的其他IP内核,例如: F-Tile Reference and System PLL Clocks Intel® FPGA IP,TX和RX串行数据管脚和数据生成器和数据检查器IP。
F-Tile PMA/FEC Direct PHY Intel® FPGA IP对本版本仅支持以下仿真器:
- VCS*
- ModelSim* SE
- QuestaSim*
- Xcelium*