F-Tile体系结构和PMA和FEC Direct PHY IP用户指南

ID 683872
日期 1/24/2024
Public
文档目录

3.3. 配置IP

使用Intel Quartus Prime Pro Edition软件中的F-Tile PMA/FEC Direct PHY Intel® FPGA IP,为您的协议实现配置PMA PHY。

请按照以下步骤例化IP:

  1. 若要指定目标器件系列,请点击Assignments > Device,然后选择一个英特尔Agilex 7 F-tile器件,例如:AGIB027R31B1E2V
  2. 点击Tools > IP Catalog,在搜索字段中输入pma,然后选择 F-Tile PMA/FEC Direct PHY Intel® FPGA IP (在Interface Protocol下)。IP参数编辑器打开。
  3. 在参数编辑器中,指定相关参数,为协议实现自定义F-Tile PMA/FEC Direct PHY Intel® FPGA IP。选择以下其中一个PMA使用模式。参数编辑器会指导您选择参数值。
    • PMA Direct Mode for FGT and FHT
    • FEC Direct mode for FGT and FHT
  4. 参数设置完成后,单击Generate按钮,然后单击Generate HDL按钮。根据您的规范生成IP variation RTL和支持文件,并添加到您的Intel Quartus Prime工程中。

使用IP实例生成的顶层文件包括所有可用于配置的端口。使用这些端口将F-Tile PMA/FEC Direct PHY Intel® FPGA IP连接到您设计中的其他IP内核,例如: F-Tile Reference and System PLL Clocks Intel® FPGA IP,TX和RX串行数据管脚和数据生成器和数据检查器IP。

F-Tile PMA/FEC Direct PHY Intel® FPGA IP对本版本仅支持以下仿真器:

  • VCS*
  • ModelSim* SE
  • QuestaSim*
  • Xcelium*