仅对英特尔可见 — GUID: mxv1678139919969
Ixiasoft
2.2.2.1. 实现一个包含400G硬核IP和FHT的200GbE-4接口
2.2.2.2. 实现一个包含400G硬核IP和FHT的200GbE-2接口
2.2.2.3. 实现一个包含400G硬核IP和FHT的100GbE-1接口
2.2.2.4. 实现一个包含400G硬核IP和FGT的100GbE-4接口
2.2.2.5. 实现一个包含200G硬核IP和FGT的10GbE-1接口
2.2.2.6. 实现三个包含400G硬核IP和FHT的25GbE-1接口
2.2.2.7. 实现包含400G硬核IP和FHT的一个50GbE-1和两个25GbE-1接口
2.2.2.8. 实现包含400G硬核IP和FHT的一个100GbE-1和两个25GbE-1接口
2.2.2.9. 实现包含400G硬核IP和FHT的两个100GbE-1和一个25GbE-1接口
2.2.2.10. 实现包含400G硬核IP和FHT的100GbE-1、100GbE-2和50GbE-1接口
3.1. F-Tile PMA/FEC Direct PHY Intel® FPGA IP概述
3.2. 使用F-Tile PMA/FEC Direct PHY Intel® FPGA IP进行设计
3.3. 配置IP
3.4. 信号和端口参考
3.5. PMA和FEC模式PHY TX和RX数据路径的比特映射
3.6. 时钟
3.7. 自定义节奏生成端口和逻辑(Custom Cadence Generation Ports and Logic)
3.8. 置位复位(Asserting Reset)
3.9. 绑定实现(Bonding Implementation)
3.10. 独立端口配置
3.11. 配置寄存器
3.12. 可配置的Intel Quartus Prime软件设置
3.13. 配置F-Tile PMA/FEC Direct PHY Intel® FPGA IP用于硬件测试
3.14. 使用 Avalon® 存储器映射接口的硬件配置
5.1. 实现F-Tile PMA/FEC Direct PHY设计
5.2. 例化F-Tile PMA/FEC Direct PHY Intel® FPGA IP
5.3. 在F-Tile PMA/FEC Direct PHY Intel® FPGA IP中实现一个RS-FEC Direct设计
5.4. 例化F-Tile Reference and System PLL Clocks Intel® FPGA IP
5.5. 使能自定义节奏生成端口和逻辑(Enabling Custom Cadence Generation Ports and Logic)
5.6. 连接F-Tile PMA/FEC Direct PHY设计IP
5.7. 仿真F-Tile PMA/FEC Direct PHY设计
5.8. F-Tile接口规划
仅对英特尔可见 — GUID: mxv1678139919969
Ixiasoft
7.5.3. 脚本执行
您可以通过将脚本保存在工程目录中或System Explorer窗格下的scripts文件夹中来执行脚本。以下步骤介绍了如何通过执行脚本来运行Transceiver Toolkit测试:
- 单击Tools > Programmer。使用.sof文件配置您的器件。
- 将您在Modifying the Scripts部分中修改的脚本保存到工程目录中或者System Explorer窗格下的脚本文件夹中。以下显示了在System Explorer窗格下的scripts文件夹中保存脚本的路径。
Windows: <drive>:\Users\<username>\system_console\scripts\ Linux: <$HOME > system_console/scripts
- 如果您将Tcl文件保存到System Explorer窗格下的scripts文件夹中;若要执行脚本,请单击Tools > System Debugging Tools > System Console。在System Explorer窗格中双击脚本文件夹,然后双击要执行的脚本。
图 143. System Explorer窗格
- 如果您将Tcl文件保存到工程目录中,请将目录更改为工程目录并在Tcl控制台窗格中获取脚本。例如:
cd <my_project_dir> source device_initialization.tcl
注: 您必须先修改脚本,然后才能执行它们来运行测试。您必须在脚本中设置通道PMA设置、PRBS模式、环回模式。有关更多信息,请参考修改脚本。
相关信息