仅对英特尔可见 — GUID: qxd1615854163606
Ixiasoft
2.2.2.1. 实现一个包含400G硬核IP和FHT的200GbE-4接口
2.2.2.2. 实现一个包含400G硬核IP和FHT的200GbE-2接口
2.2.2.3. 实现一个包含400G硬核IP和FHT的100GbE-1接口
2.2.2.4. 实现一个包含400G硬核IP和FGT的100GbE-4接口
2.2.2.5. 实现一个包含200G硬核IP和FGT的10GbE-1接口
2.2.2.6. 实现三个包含400G硬核IP和FHT的25GbE-1接口
2.2.2.7. 实现包含400G硬核IP和FHT的一个50GbE-1和两个25GbE-1接口
2.2.2.8. 实现包含400G硬核IP和FHT的一个100GbE-1和两个25GbE-1接口
2.2.2.9. 实现包含400G硬核IP和FHT的两个100GbE-1和一个25GbE-1接口
2.2.2.10. 实现包含400G硬核IP和FHT的100GbE-1、100GbE-2和50GbE-1接口
3.1. F-Tile PMA/FEC Direct PHY Intel® FPGA IP概述
3.2. 使用F-Tile PMA/FEC Direct PHY Intel® FPGA IP进行设计
3.3. 配置IP
3.4. 信号和端口参考
3.5. PMA和FEC模式PHY TX和RX数据路径的比特映射
3.6. 时钟
3.7. 自定义节奏生成端口和逻辑(Custom Cadence Generation Ports and Logic)
3.8. 置位复位(Asserting Reset)
3.9. 绑定实现(Bonding Implementation)
3.10. 独立端口配置
3.11. 配置寄存器
3.12. 可配置的Intel Quartus Prime软件设置
3.13. 配置F-Tile PMA/FEC Direct PHY Intel® FPGA IP用于硬件测试
3.14. 使用 Avalon® 存储器映射接口的硬件配置
5.1. 实现F-Tile PMA/FEC Direct PHY设计
5.2. 例化F-Tile PMA/FEC Direct PHY Intel® FPGA IP
5.3. 在F-Tile PMA/FEC Direct PHY Intel® FPGA IP中实现一个RS-FEC Direct设计
5.4. 例化F-Tile Reference and System PLL Clocks Intel® FPGA IP
5.5. 使能自定义节奏生成端口和逻辑(Enabling Custom Cadence Generation Ports and Logic)
5.6. 连接F-Tile PMA/FEC Direct PHY设计IP
5.7. 仿真F-Tile PMA/FEC Direct PHY设计
5.8. F-Tile接口规划
仅对英特尔可见 — GUID: qxd1615854163606
Ixiasoft
5.2.1. 设置常规和通用数据路径选项(General and Common Datapath Options)
下面的参数值定义了一个F-Tile PMA/FEC Direct PHY Intel® FPGA IP的实例,此实例有以下属性:
- 两个运行在双工模式,NRZ调制,32-bit数据宽的FGT PMA
- 两个数据速率为25.78125Gbps的PMA通道(支持51.5625Gbps链路)
- 系统PLL数据路径时钟模式和输出频率
参数 | 参数值 |
---|---|
PMA type | FGT |
Number of PMA lanes | 2 |
FGT PMA configuration rules | Basic |
PMA modulation type | NRZ |
PMA width | 32 |
此参数设置使用两个FGT PMA通道。有两个EMIB连接到两个PMA通道,以形成两个PMA direct数据路径的数据流。以下是此示例的绑定配置(bonding configuration):
- 由于PMA width是32-bit,因此PMA绑定是禁用的。
- 由于系统绑定是使能的,因此两个PMA通道绑定以形成51.625Gbps链路。
图 99. 常规和通用数据路径选项(General and Common Datapath Options)
设计所使用和布局的400G Hard IP分段(fracture)资源显示了FGT3_Quad3和FGT2_Quad3位置的PMA物理通道分配。PMA通道的物理位置使用图中高亮显示(浅蓝色)的资源。这些资源包括:
- 布局在FGT3_Quad3和FGT2_Quad3中的PMA通道
- 分段(fracture) st_x1_0和st_x1_1
- EMIB_23和EMIB_22
图 100. 设计所使用和布局的400G Hard IP分段(fracture)资源