仅对英特尔可见 — GUID: srq1633138498417
Ixiasoft
2.2.2.1. 实现一个包含400G硬核IP和FHT的200GbE-4接口
2.2.2.2. 实现一个包含400G硬核IP和FHT的200GbE-2接口
2.2.2.3. 实现一个包含400G硬核IP和FHT的100GbE-1接口
2.2.2.4. 实现一个包含400G硬核IP和FGT的100GbE-4接口
2.2.2.5. 实现一个包含200G硬核IP和FGT的10GbE-1接口
2.2.2.6. 实现三个包含400G硬核IP和FHT的25GbE-1接口
2.2.2.7. 实现包含400G硬核IP和FHT的一个50GbE-1和两个25GbE-1接口
2.2.2.8. 实现包含400G硬核IP和FHT的一个100GbE-1和两个25GbE-1接口
2.2.2.9. 实现包含400G硬核IP和FHT的两个100GbE-1和一个25GbE-1接口
2.2.2.10. 实现包含400G硬核IP和FHT的100GbE-1、100GbE-2和50GbE-1接口
3.1. F-Tile PMA/FEC Direct PHY Intel® FPGA IP概述
3.2. 使用F-Tile PMA/FEC Direct PHY Intel® FPGA IP进行设计
3.3. 配置IP
3.4. 信号和端口参考
3.5. PMA和FEC模式PHY TX和RX数据路径的比特映射
3.6. 时钟
3.7. 自定义节奏生成端口和逻辑(Custom Cadence Generation Ports and Logic)
3.8. 置位复位(Asserting Reset)
3.9. 绑定实现(Bonding Implementation)
3.10. 独立端口配置
3.11. 配置寄存器
3.12. 可配置的Intel Quartus Prime软件设置
3.13. 配置F-Tile PMA/FEC Direct PHY Intel® FPGA IP用于硬件测试
3.14. 使用 Avalon® 存储器映射接口的硬件配置
5.1. 实现F-Tile PMA/FEC Direct PHY设计
5.2. 例化F-Tile PMA/FEC Direct PHY Intel® FPGA IP
5.3. 在F-Tile PMA/FEC Direct PHY Intel® FPGA IP中实现一个RS-FEC Direct设计
5.4. 例化F-Tile Reference and System PLL Clocks Intel® FPGA IP
5.5. 使能自定义节奏生成端口和逻辑(Enabling Custom Cadence Generation Ports and Logic)
5.6. 连接F-Tile PMA/FEC Direct PHY设计IP
5.7. 仿真F-Tile PMA/FEC Direct PHY设计
5.8. F-Tile接口规划
仅对英特尔可见 — GUID: srq1633138498417
Ixiasoft
7.3. 收发器工具套件参数设置
下表描述了收发器工具套件参数设置。
参数 | 描述 | 控制窗格 | |
---|---|---|---|
Auto refresh RX CDR status | 使能此选项,实时更新RX CDR状态。 | 接收器窗格 | |
Auto refresh RX PMA settings | 使能此选项,实时更新FGT PMA的RX Equalization设置。 | 接收器窗格 | |
Auto refresh TX Status | 使能此选项,实时更新TX PLL锁定状态。 | 发送器窗格 | |
Bit error rate (BER) | 报告自上次检查器复位以来测试的比特数中发生错误的次数与总测试比特数的比率。当RX CDR锁定到参考时钟或PRBS检查器未锁定时,报告的BER不可靠。 | 接收器窗格 | |
Clear Stats | 清除当前测试的比特数、错误比特数和BER。 | 接收器窗格 | |
Hard PRBS checker running | Not Running: 检查器停止。 Running: 检查器正在检查,数据码型被锁定。 |
接收器窗格 | |
Hard PRBS generator running | Not Running: 生成器停止。 Running: 生成器正在发送一个码型。 |
发送器窗格 | |
Inject Error | 在发送器PRBS码型中注入一个比特错误。 | 发送器窗格 | |
Line encoding | 指定用于串行数据的调制类型。 | 发送器和接收器窗格 | |
Loopback mode | 选择环回模式。可用的选项是:
|
发送器和接收器窗格 | |
Number of bits tested | 指定自检查器上次复位以来测试的比特数。当RX CDR锁定到参考时钟或PRBS检查器未锁定时,报告的BER不可靠。 | 接收器窗格 | |
Number of error bits | 指定自上次检查器复位以来遇到的错误比特数。当RX CDR锁定到参考时钟或PRBS检查器未锁定时,报告的BER不可靠。 | 接收器窗格 | |
PRBS locked | Locked: 表示PRBS检查器已锁定到接收到的PRBS码型。 Not Locked: 表示PRBS检查器没有锁定到接收到的PRBS码型。 |
接收器窗格 | |
PRBS pattern | 选择比特错误测试的测试码型。 | 发送器和接收器窗格 | |
RX CDR locked to ref clock | Locked: 表示接收器CDR处于lock-to-reference (LTR)模式。 Not Locked: 表示接收器CDR没有锁定到参考时钟。 Don't Care: 当接收器CDR处于LTD模式时。 |
接收器窗格 | |
RX CDR locked to data | Locked: 表示接收器CDR处于lock-to-data (LTD)模式。 Not Locked: 表示接收器CDR没有锁定到输入数据。 |
接收器窗格 | |
RX Enable Gray Code | 仅对PAM4使能Gray编码。 | 接收器窗格 | |
RX PMA Settings | RX Equalization设置。 | 接收器窗格 | |
RX Polarity Inversion | 使能RX极性反转。 | 接收器窗格 | |
RX Ready | Ready: RX通道已经退出复位并且CDR锁定到数据。 Not Ready: RX通道处于复位状态并且CDR没有锁定到数据。 |
接收器窗格 | |
RX Reset FGT PMA | 复位FGT RX数据路径。
注: 点击一个通道的RX复位将复位同一F-Tile PMA/FEC Direct PHY Intel® FPGA IP实例中的所有RX通道。
|
接收器窗格 | |
High Frequency VGA Gain | RX EQ VGA增益值的选项, 步长增量为1.0。 | 接收器窗格 | |
High Frequency Boost | RX EQ VGA高频增强值的选项, 步长增量为1.0。 | 接收器窗格 | |
DFE Data Tap1 | RX EQ DFE data tap1值的选项,步长增量为1.0。 | 接收器窗格 | |
Auto refresh RX PMA settings above | 使能此选项,自动实时更新RX PMA设置。 | 接收器窗格 | |
Save Eye data as CSV | 设置文件路径以保存眼图查看器数据。 | 接收器窗格 | |
Eye Width | 使能此选项以测量眼宽。 | 接收器窗格 | |
Eye Height | 使能此选项以测量眼高。 | 接收器窗格 | |
Bit error rate to measure Eye Height | 设置Bit Error Rate以测量眼高。 | 接收器窗格 | |
Bit error rate to measure Eye Width | 设置Bit Error Rate以测量眼宽。 | 接收器窗格 | |
Start Eye Viewer | 开始Eye Viewer测量。 | 接收器窗格 | |
Eye Height (VBCM) | 使能此选项以进行眼高的VBCM数据测量。 | Receiver Pane | |
Eye Width (VBCM) | 使能此选项以进行眼宽的VBCM数据测量。仅适用于FGT PMA。 | 接收器窗格 | |
Bit error rate for Eye Height | 设置测量眼高的Bit Error Rate。 | 接收器窗格 | |
Bit error rate for Eye Width | 设置测量眼宽的Bit Error Rate。仅适用于FGT PMA。 | 接收器窗格 | |
Export VBCM data to XLSX | 导出VBCM数据到已设置的工作目录中。 | 接收器窗格 | |
Start | 在通道上启动码型生成器或者检查器来验证输入数据。 | 发送器和接收器窗格 | |
Stop | 停止生成码型和测试通道。 | 发送器和接收器窗格 | |
TX Enable Gray Code | 仅对PAM4使能Gray编码。 | 发送器窗格 | |
TX Equalization Parameters | FGT 47 | FHT 48 49 | 发送器窗格和接收器窗格 |
Post_tap_1 Main_tap Pre_tap_1 Pre_tap_2 |
C-3: Pre-cursor 3 C-2: Pre-cursor 2 C-1: Pre-cursor 1 C0: Main cursor C+1: Post-cursor 1 C+2: Post-cursor 2 C+3: Post-cursor 3 C+4: Post-cursor 4 |
||
TX PLL Locked | Locked: 表示TX PLL锁定到参考时钟。 | 发送器窗格 | |
TX Polarity Inversion | 使能TX极性反转。 | 发送器窗格 | |
TX Reset FGT PMA | 复位FGT TX PMA数据路径。
注: 点击一个通道的TX复位将复位同一F-Tile PMA/FEC Direct PHY Intel® FPGA IP实例中的所有TX通道。
|
发送器窗格 |
相关信息
47 请参考F-Tile TX Equalizer Tool来了解合法设置。
48 请参考FHT PMA Architecture来了解合法设置。
49 当内部串行环回使能时,TX Equalization Parameters被设置为默认值。