仅对英特尔可见 — GUID: ghr1698769684764
Ixiasoft
2.2.2.1. 实现一个包含400G硬核IP和FHT的200GbE-4接口
2.2.2.2. 实现一个包含400G硬核IP和FHT的200GbE-2接口
2.2.2.3. 实现一个包含400G硬核IP和FHT的100GbE-1接口
2.2.2.4. 实现一个包含400G硬核IP和FGT的100GbE-4接口
2.2.2.5. 实现一个包含200G硬核IP和FGT的10GbE-1接口
2.2.2.6. 实现三个包含400G硬核IP和FHT的25GbE-1接口
2.2.2.7. 实现包含400G硬核IP和FHT的一个50GbE-1和两个25GbE-1接口
2.2.2.8. 实现包含400G硬核IP和FHT的一个100GbE-1和两个25GbE-1接口
2.2.2.9. 实现包含400G硬核IP和FHT的两个100GbE-1和一个25GbE-1接口
2.2.2.10. 实现包含400G硬核IP和FHT的100GbE-1、100GbE-2和50GbE-1接口
3.1. F-Tile PMA/FEC Direct PHY Intel® FPGA IP概述
3.2. 使用F-Tile PMA/FEC Direct PHY Intel® FPGA IP进行设计
3.3. 配置IP
3.4. 信号和端口参考
3.5. PMA和FEC模式PHY TX和RX数据路径的比特映射
3.6. 时钟
3.7. 自定义节奏生成端口和逻辑(Custom Cadence Generation Ports and Logic)
3.8. 置位复位(Asserting Reset)
3.9. 绑定实现(Bonding Implementation)
3.10. 独立端口配置
3.11. 配置寄存器
3.12. 可配置的Intel Quartus Prime软件设置
3.13. 配置F-Tile PMA/FEC Direct PHY Intel® FPGA IP用于硬件测试
3.14. 使用 Avalon® 存储器映射接口的硬件配置
5.1. 实现F-Tile PMA/FEC Direct PHY设计
5.2. 例化F-Tile PMA/FEC Direct PHY Intel® FPGA IP
5.3. 在F-Tile PMA/FEC Direct PHY Intel® FPGA IP中实现一个RS-FEC Direct设计
5.4. 例化F-Tile Reference and System PLL Clocks Intel® FPGA IP
5.5. 使能自定义节奏生成端口和逻辑(Enabling Custom Cadence Generation Ports and Logic)
5.6. 连接F-Tile PMA/FEC Direct PHY设计IP
5.7. 仿真F-Tile PMA/FEC Direct PHY设计
5.8. F-Tile接口规划
仅对英特尔可见 — GUID: ghr1698769684764
Ixiasoft
7.2.9. 垂直浴缸曲线测量(VBCM)数据
您可以将垂直浴缸曲线测量(VBCM)数据导出为逗号分隔值(CSV)。
图 137. VBCM数据测量
若要采集VBCM数据,请确保接收器正在接收数据并且CDR锁定到数据。您必须提供要测量的Bit Error Rate for Eye Height和Bit Error Rate for Eye Height。
注: 眼宽测量在FHT设计中不可用。
您可以通过更新Toolkit parameters选项卡中的Set Working Directory域来设置导出VBCM数据的目录路径,如下图所示。
图 138. 工作目录的工具套件设置
若要导出VBCM数据,您必须单击GUI中的Export VBCM data to XLSX按钮,然后显示Running状态,如下图所示。
图 139. VBCM数据导出运行
当VBCM数据导出完成后,GUI状态将显示Exported,如下图所示。然后,您可以在工作目录中找到导出的文件。
图 140. VBCM数据导出完成
从下图中可以看到导出数据的一个示例。它显示了BER以及相应的正眼高和负眼高。
图 141. VBCM导出数据示例