仅对英特尔可见 — GUID: ixy1615488641834
Ixiasoft
2.2.2.1. 实现一个包含400G硬核IP和FHT的200GbE-4接口
2.2.2.2. 实现一个包含400G硬核IP和FHT的200GbE-2接口
2.2.2.3. 实现一个包含400G硬核IP和FHT的100GbE-1接口
2.2.2.4. 实现一个包含400G硬核IP和FGT的100GbE-4接口
2.2.2.5. 实现一个包含200G硬核IP和FGT的10GbE-1接口
2.2.2.6. 实现三个包含400G硬核IP和FHT的25GbE-1接口
2.2.2.7. 实现包含400G硬核IP和FHT的一个50GbE-1和两个25GbE-1接口
2.2.2.8. 实现包含400G硬核IP和FHT的一个100GbE-1和两个25GbE-1接口
2.2.2.9. 实现包含400G硬核IP和FHT的两个100GbE-1和一个25GbE-1接口
2.2.2.10. 实现包含400G硬核IP和FHT的100GbE-1、100GbE-2和50GbE-1接口
3.1. F-Tile PMA/FEC Direct PHY Intel® FPGA IP概述
3.2. 使用F-Tile PMA/FEC Direct PHY Intel® FPGA IP进行设计
3.3. 配置IP
3.4. 信号和端口参考
3.5. PMA和FEC模式PHY TX和RX数据路径的比特映射
3.6. 时钟
3.7. 自定义节奏生成端口和逻辑(Custom Cadence Generation Ports and Logic)
3.8. 置位复位(Asserting Reset)
3.9. 绑定实现(Bonding Implementation)
3.10. 独立端口配置
3.11. 配置寄存器
3.12. 可配置的Intel Quartus Prime软件设置
3.13. 配置F-Tile PMA/FEC Direct PHY Intel® FPGA IP用于硬件测试
3.14. 使用 Avalon® 存储器映射接口的硬件配置
5.1. 实现F-Tile PMA/FEC Direct PHY设计
5.2. 例化F-Tile PMA/FEC Direct PHY Intel® FPGA IP
5.3. 在F-Tile PMA/FEC Direct PHY Intel® FPGA IP中实现一个RS-FEC Direct设计
5.4. 例化F-Tile Reference and System PLL Clocks Intel® FPGA IP
5.5. 使能自定义节奏生成端口和逻辑(Enabling Custom Cadence Generation Ports and Logic)
5.6. 连接F-Tile PMA/FEC Direct PHY设计IP
5.7. 仿真F-Tile PMA/FEC Direct PHY设计
5.8. F-Tile接口规划
仅对英特尔可见 — GUID: ixy1615488641834
Ixiasoft
3.3.5. Avalon® 存储器映射接口选项
图 69. 参数编辑器中的 Avalon® 存储器映射接口选项选项卡
参数 | 值 | 说明 |
---|---|---|
Enable datapath Avalon® Interface | On/Off | 使能或禁用数据路径 Avalon® 接口。默认值为Off。 |
Enable Direct PHY soft CSR | On/Off | 使能或禁用soft CSR功能。默认值为Off。 |
Enable readdatavalid port on datapath Avalon® interface | On/Off | Off指定无readdatavalid端口,waitrequest低电平指示数据有效。 On指定readdatavalid端口指示数据有效。默认值为Off。 |
Enable separate datapath Avalon® interface per fracture | On/Off | Off指定共享的接口。 On指定拆分接口,如果选定目标有多个接口。默认值为Off。 |
Enable Debug Endpoint on datapath Avalon® interface | On/Off | 选择On时,F-Tile PMA/FEC Direct PHY Intel® FPGA IP包括一个从内部连接到 Avalon® 存储器映射代理接口的嵌入式Debug Endpoint。Debug Endpoint可以访问FEC和PMA接口模块的重配置空间。IP可以使用System Console通过JTAG执行某些测试和调试功能。 此选项可能需要您在系统中包含一个jtag_debug链路。默认值为Off。 |
Enable PMA Avalon® interface | On/Off | 使能或禁用PMA Avalon® 接口。默认值为Off。 |
Enable readdatavalid port on PMA Avalon® interface | On/Off | Off指定无readdatavalid端口,waitrequest低电平表明数据有效。 On指定端口readdatavalid指示数据有效。默认值为Off。 |
Enable separate PMA Avalon® interface per PMA | On/Off | Off指定共享的接口。 如果一个系统中有多个PMA,那么On指定分割接口(split interface)。 |
Enable Debug Endpoint on PMA Avalon® interface | On/Off | 使能时,direct PHY IP包括一个从内部连接到 Avalon® 存储器映射代理接口的嵌入式Debug Endpoint。Debug Endpoint可以访问PMA的重配置空间。它可以使用System Console通过JTAG执行某些测试和调试功能。 此选项可能需要您在系统中包含一个jtag_debug链路。默认值为Off。 |