仅对英特尔可见 — GUID: ugf1616453581673
Ixiasoft
2.2.2.1. 实现一个包含400G硬核IP和FHT的200GbE-4接口
2.2.2.2. 实现一个包含400G硬核IP和FHT的200GbE-2接口
2.2.2.3. 实现一个包含400G硬核IP和FHT的100GbE-1接口
2.2.2.4. 实现一个包含400G硬核IP和FGT的100GbE-4接口
2.2.2.5. 实现一个包含200G硬核IP和FGT的10GbE-1接口
2.2.2.6. 实现三个包含400G硬核IP和FHT的25GbE-1接口
2.2.2.7. 实现包含400G硬核IP和FHT的一个50GbE-1和两个25GbE-1接口
2.2.2.8. 实现包含400G硬核IP和FHT的一个100GbE-1和两个25GbE-1接口
2.2.2.9. 实现包含400G硬核IP和FHT的两个100GbE-1和一个25GbE-1接口
2.2.2.10. 实现包含400G硬核IP和FHT的100GbE-1、100GbE-2和50GbE-1接口
3.1. F-Tile PMA/FEC Direct PHY Intel® FPGA IP概述
3.2. 使用F-Tile PMA/FEC Direct PHY Intel® FPGA IP进行设计
3.3. 配置IP
3.4. 信号和端口参考
3.5. PMA和FEC模式PHY TX和RX数据路径的比特映射
3.6. 时钟
3.7. 自定义节奏生成端口和逻辑(Custom Cadence Generation Ports and Logic)
3.8. 置位复位(Asserting Reset)
3.9. 绑定实现(Bonding Implementation)
3.10. 独立端口配置
3.11. 配置寄存器
3.12. 可配置的Intel Quartus Prime软件设置
3.13. 配置F-Tile PMA/FEC Direct PHY Intel® FPGA IP用于硬件测试
3.14. 使用 Avalon® 存储器映射接口的硬件配置
5.1. 实现F-Tile PMA/FEC Direct PHY设计
5.2. 例化F-Tile PMA/FEC Direct PHY Intel® FPGA IP
5.3. 在F-Tile PMA/FEC Direct PHY Intel® FPGA IP中实现一个RS-FEC Direct设计
5.4. 例化F-Tile Reference and System PLL Clocks Intel® FPGA IP
5.5. 使能自定义节奏生成端口和逻辑(Enabling Custom Cadence Generation Ports and Logic)
5.6. 连接F-Tile PMA/FEC Direct PHY设计IP
5.7. 仿真F-Tile PMA/FEC Direct PHY设计
5.8. F-Tile接口规划
仅对英特尔可见 — GUID: ugf1616453581673
Ixiasoft
3. 实现F-Tile PMA/FEC Direct PHY Intel® FPGA IP
以下章节描述了英特尔Agilex 7 F-tile物理(PHY)层IP、PLL和时钟网络的实现。请参考这些章节来了解面向英特尔Agilex 7 F-tile设计的IP例化、连接、仿真和tile布局的实现细节。
F-tile PMA/FEC PHY设计的实现包括以下必需的和可选的 Intel® FPGA IP的例化和连接,这些Intel FPGA IP位于Intel Quartus Prime IP catalog中:
- F-Tile PMA/FEC Direct PHY Intel® FPGA IP (必需的)
- F-Tile Reference and System PLL Clocks Intel® FPGA IP (必需的)
本用户指南中的以下章节描述了IP以及实现:
- 实现F-Tile PMA/FEC Direct PHY Intel FPGA IP—描述了IP的功能、参数、端口、比特映射,内核时钟和绑定。
- 实现F-Tile Reference and System PLL Clocks Intel FPGA IP—描述了IP的功能、参数、端口。
- F-Tile PMA/FEC Direct PHY设计实现—通过一个设计示例描述了例化、连接、仿真和tile接口规划
本章节内容
F-Tile PMA/FEC Direct PHY Intel FPGA IP概述
使用F-Tile PMA/FEC Direct PHY Intel FPGA IP进行设计
配置IP
信号和端口参考
PMA和FEC模式PHY TX和RX数据路径的比特映射
时钟
自定义节奏生成端口和逻辑(Custom Cadence Generation Ports and Logic)
置位复位(Asserting Reset)
绑定实现(Bonding Implementation)
独立端口配置
配置寄存器
可配置的Intel Quartus Prime软件设置
配置F-Tile PMA/FEC Direct PHY Intel FPGA IP用于硬件测试
使用 Avalon 存储器映射接口的硬件配置