仅对英特尔可见 — GUID: vkk1627517017814
Ixiasoft
2.2.2.1. 实现一个包含400G硬核IP和FHT的200GbE-4接口
2.2.2.2. 实现一个包含400G硬核IP和FHT的200GbE-2接口
2.2.2.3. 实现一个包含400G硬核IP和FHT的100GbE-1接口
2.2.2.4. 实现一个包含400G硬核IP和FGT的100GbE-4接口
2.2.2.5. 实现一个包含200G硬核IP和FGT的10GbE-1接口
2.2.2.6. 实现三个包含400G硬核IP和FHT的25GbE-1接口
2.2.2.7. 实现包含400G硬核IP和FHT的一个50GbE-1和两个25GbE-1接口
2.2.2.8. 实现包含400G硬核IP和FHT的一个100GbE-1和两个25GbE-1接口
2.2.2.9. 实现包含400G硬核IP和FHT的两个100GbE-1和一个25GbE-1接口
2.2.2.10. 实现包含400G硬核IP和FHT的100GbE-1、100GbE-2和50GbE-1接口
3.1. F-Tile PMA/FEC Direct PHY Intel® FPGA IP概述
3.2. 使用F-Tile PMA/FEC Direct PHY Intel® FPGA IP进行设计
3.3. 配置IP
3.4. 信号和端口参考
3.5. PMA和FEC模式PHY TX和RX数据路径的比特映射
3.6. 时钟
3.7. 自定义节奏生成端口和逻辑(Custom Cadence Generation Ports and Logic)
3.8. 置位复位(Asserting Reset)
3.9. 绑定实现(Bonding Implementation)
3.10. 独立端口配置
3.11. 配置寄存器
3.12. 可配置的Intel Quartus Prime软件设置
3.13. 配置F-Tile PMA/FEC Direct PHY Intel® FPGA IP用于硬件测试
3.14. 使用 Avalon® 存储器映射接口的硬件配置
5.1. 实现F-Tile PMA/FEC Direct PHY设计
5.2. 例化F-Tile PMA/FEC Direct PHY Intel® FPGA IP
5.3. 在F-Tile PMA/FEC Direct PHY Intel® FPGA IP中实现一个RS-FEC Direct设计
5.4. 例化F-Tile Reference and System PLL Clocks Intel® FPGA IP
5.5. 使能自定义节奏生成端口和逻辑(Enabling Custom Cadence Generation Ports and Logic)
5.6. 连接F-Tile PMA/FEC Direct PHY设计IP
5.7. 仿真F-Tile PMA/FEC Direct PHY设计
5.8. F-Tile接口规划
仅对英特尔可见 — GUID: vkk1627517017814
Ixiasoft
3.14.1.3. TX均衡器设置
TX均衡器设置提供了一种通过调整PMA TX缓冲器来优化链路性能的方法。
请按照以下步骤更新TX均衡器设置:
- 将csr_txffe_coeff_load (0x45080[0])设置为1’b0。
- 将TX均衡器系数设置成有效设置:
- TX均衡器pre-cursor 3寄存器csr_txffe_coeff_p5(0x45084[23:18])。
- TX均衡器pre-cursor 2寄存器csr_txffe_coeff_m2(0x45080[7:2])。
- TX均衡器pre-cursor 1寄存器csr_txffe_coeff_m1(0x45080[13:8])。
- TX均衡器main cursor寄存器csr_txffe_coeff_0(0x45080[20:14])。
- TX均衡器post-cursor 1寄存器csr_txffe_coeff_p1(0x45080[26:21])。
- TX均衡器post-cursor 2寄存器csr_txffe_coeff_p2(0x45084[5:0])。
- TX均衡器post-cursor 3寄存器csr_txffe_coeff_p3(0x45084[11:6])。
- TX均衡器post-cursor 4寄存器csr_txffe_coeff_p4(0x45084[17:12])。
- 将csr_txffe_coeff_load (0x45080[0])切换成1’b1并切换回1’b0。
注: 关于TX PMA均衡器参数的范围,请参考NRZ和PAM4模式的FHT发送器PMA均衡器参数。
表 89. Main Cursor (C0)实际系数值 Main Cursor (C0) – 寄存器0x45080[20:14] 设置(十进制)
实际系数值 0 0 1 0.5 2 1 … … 82 41 83 41.5 表 90. Pre-Cursor (C-1)和Post-Cursor (C1)实际系数值 Pre-Cursor (C-1) – 寄存器0x45080[13:8]
Post-Cursor (C1) – 寄存器0x45080[26:21]
设置(十进制)
实际系数值 0 0 1 0.5 2 1 … … 30 15 31 15.5 32 -16 33 -15.5 … … 62 -1 63 -0.5 表 91. Pre-Cursor (C-2, C-3)和Post-Cursor (C2, C3, C4)实际系统值 Pre-Cursor (C-2) – 寄存器0x45080 [7:2]
Pre-Cursor (C-3) – 寄存器0x45084[23:18]
Post-Cursor (C2) – 寄存器0x45084[5:0]
Post-Cursor (C3) – 寄存器0x45084[11:6]
Post-Cursor (C4) – 寄存器0x45084[17:12]
设置(十进制)
实际系数值 0 0 1 0.25 2 0.5 … … 30 7.5 31 7.75 32 -8 33 -7.75 … … 62 -0.5 63 -0.25