F-Tile体系结构和PMA和FEC Direct PHY IP用户指南

ID 683872
日期 1/24/2024
Public
文档目录

3.1.2. FEC Direct支持的模式

F-Tile PMA/FEC Direct PHY Intel® FPGA IP支持以下FEC Direct模式:
  • IEEE 802.3 RS(528, 514) (CL 91, KR)
  • IEEE 802.3 RS(544,514) (CL 134, KP)
  • Ethernet Technology Consortium LL RS(272, 258)
  • 支持25-400G KP/KR/LL FEC
  • 仅支持系统PLL时钟模式
  • 仅支持Duplex操作模式
  • 支持变速箱(gearbox)功能

RS-FEC (Reed Solomon Forward Error Correction)选项中所描述,通过在IP parameter editor中开启Enable RS-FEC选项,可以使能FEC Direct模式。带有FEC规范的FEC direct模式(KP,KR,LL)根据拓扑结构实现不同的BER。进出PCS的FEC数据为33b。 在PMA接口一侧,进出PMA接口的FEC数据为40b宽。

包括系统PLL时钟和使能的Gearbox的FEC Direct模式

在RS-FEC模式下使能Gearbox

对于包括FEC的设计,变速箱(gearbox)自动使能。变速箱选项有32:40、64:80和128:160。Firecode FEC支持 32:33变速箱比率。对于只包括PCS (Physical Coding Sublayer)的设计, 唯一的选项是32:33变速箱比率。

表 26.  FEC Direct IP配置模式支持
Mod类型 PMA类型 FEC模式 时钟模式 宽度 PMA宽度

PMA

接口

FIFO

(Tx/Rx)

F-tile

接口

FIFO

(Tx/Rx)

内核

接口

FIFO

(Tx/Rx)

NRZ FGT

RS(528, 514), RS(272,258),

RS(544, 514)

Sys PLL DW 32

弹性/

弹性

相位补偿/

相位补偿

相位补偿/

相位补偿

FHT

RS(528, 514), RS(272,258),

RS(544, 514)

Sys PLL DW 32,64

弹性/

弹性

相位补偿/

相位补偿

相位补偿/

相位补偿

PAM4 FGT

RS(528, 514), RS(272,258),

RS(544, 514)

Sys PLL DW 32,64

弹性/

弹性

相位补偿/

相位补偿

相位补偿/

相位补偿

FHT

RS(528, 514), RS(272,258),

RS(544, 514)

Sys PLL DW 32, 64, 128

弹性/

弹性

相位补偿/

相位补偿

相位补偿/

相位补偿