仅对英特尔可见 — GUID: gpm1602692686655
Ixiasoft
2.2.2.1. 实现一个包含400G硬核IP和FHT的200GbE-4接口
2.2.2.2. 实现一个包含400G硬核IP和FHT的200GbE-2接口
2.2.2.3. 实现一个包含400G硬核IP和FHT的100GbE-1接口
2.2.2.4. 实现一个包含400G硬核IP和FGT的100GbE-4接口
2.2.2.5. 实现一个包含200G硬核IP和FGT的10GbE-1接口
2.2.2.6. 实现三个包含400G硬核IP和FHT的25GbE-1接口
2.2.2.7. 实现包含400G硬核IP和FHT的一个50GbE-1和两个25GbE-1接口
2.2.2.8. 实现包含400G硬核IP和FHT的一个100GbE-1和两个25GbE-1接口
2.2.2.9. 实现包含400G硬核IP和FHT的两个100GbE-1和一个25GbE-1接口
2.2.2.10. 实现包含400G硬核IP和FHT的100GbE-1、100GbE-2和50GbE-1接口
3.1. F-Tile PMA/FEC Direct PHY Intel® FPGA IP概述
3.2. 使用F-Tile PMA/FEC Direct PHY Intel® FPGA IP进行设计
3.3. 配置IP
3.4. 信号和端口参考
3.5. PMA和FEC模式PHY TX和RX数据路径的比特映射
3.6. 时钟
3.7. 自定义节奏生成端口和逻辑(Custom Cadence Generation Ports and Logic)
3.8. 置位复位(Asserting Reset)
3.9. 绑定实现(Bonding Implementation)
3.10. 独立端口配置
3.11. 配置寄存器
3.12. 可配置的Intel Quartus Prime软件设置
3.13. 配置F-Tile PMA/FEC Direct PHY Intel® FPGA IP用于硬件测试
3.14. 使用 Avalon® 存储器映射接口的硬件配置
5.1. 实现F-Tile PMA/FEC Direct PHY设计
5.2. 例化F-Tile PMA/FEC Direct PHY Intel® FPGA IP
5.3. 在F-Tile PMA/FEC Direct PHY Intel® FPGA IP中实现一个RS-FEC Direct设计
5.4. 例化F-Tile Reference and System PLL Clocks Intel® FPGA IP
5.5. 使能自定义节奏生成端口和逻辑(Enabling Custom Cadence Generation Ports and Logic)
5.6. 连接F-Tile PMA/FEC Direct PHY设计IP
5.7. 仿真F-Tile PMA/FEC Direct PHY设计
5.8. F-Tile接口规划
仅对英特尔可见 — GUID: gpm1602692686655
Ixiasoft
2.2.7. 时钟规则和限制
- 当您在F-Tile Reference and System PLL Clocks Intel® FPGA IP中使能了Refclk #i is available at and after device configuration参数时,您必须为系统PLL和FGT PMA提供一个稳定运行的参考时钟以配置FPGA,否则系统PLL不会锁定,并且FGT PMA通道性能会下降。请参考 Guidelines for Refclk #i is Active At and After Device Configuration 来了解更多信息。
注: 一个稳定的参考时钟意味着此参考时钟满足 英特尔Agilex 7 FPGAs and SoCs Device Data Sheet: F-Series and I-Series 中列出的规范。
- 为了防止FHT PMA通道性能下降,您必须为FHT PMA提供一个稳定运行的参考时钟以配置 FPGA,并且在器件通电时它必须保持活动状态。
- 在释放连接的硬核IP复位之前,参考时钟必须处于启动和稳定状态。
- 系统PLL的参考时钟一旦启动,就必须保持稳定,并且要出现在整个器件运行期间,不能关闭。如果您做不到这一点,那么就必须对器件进行重配置。
注: 在系统PLL参考时钟暂时丢失后,您可能会看到器件重配置的第一次尝试失败。如果出现这种情况,那么您应该再次尝试重配置FPGA。
- 驱动FHT PMA的参考时钟一旦启动,就必须保持稳定,并且要出现在整个运行期间,不能更改频率,也不能关闭。如果您做不到这一点,那么就必须对器件进行重配置。
- 两个相邻的FHT通道的波特率或线路频率必须完全相同(由相同的参考时钟驱动,并从与相同参考时钟同步的一系列发送器器接收信号),或至少相差2,000 ppm。这是为了消除通道间的相互影响。
- 布局在同一FEC内核中的每个硬核IP实例(例如,25GbE with FEC、CPRI 24G with FEC和50GbE FEC Direct)都必须使用相同的系统PLL。
- 运行IEEE 1588精确时间协议的每个Ethernet硬核IP实例都必须使用相同的系统PLL。
- 属于同一接口的所有通道(例如,400GbE的8个通道)都必须使用相同的系统PLL。
- TX单工和RX单工必须使用相同的系统PLL,除非它们都使用PMA Direct的PMA模式。
- 您不能对系统PLL进行动态重配置。此外,您也不能对系统PLL输入和输出时钟频率进行动态重配置。如果不能做到这一点,那么您就必须对器件进行重配置。
- 分配给一个动态重配置组的所有硬核IP都必须使用相同的系统PLL。
- 系统PLL时钟模式必须用于29Gbps和32Gbps NRZ之间的数据速率。