F-Tile体系结构和PMA和FEC Direct PHY IP用户指南

ID 683872
日期 1/24/2024
Public
文档目录

2.3.2.1.1. FGT发送器缓冲器和相位发生器

下图显示了一个简化的FGT发送器缓冲器终端方案。
图 45. 简化的TX缓冲器终端
  1. ZTX-DIFF-DC发送器缓冲器输出差分DC阻抗是90 Ω;45 Ω单端。

您可以对发送器缓冲器进行编程以支持下表中列出的抽头。

表 17.  NRZ和PAM4模式的FGT发送器PMA均衡器参数
注: 适用于带有 附录A.1 中提到的OPN的英特尔Agilex 7 F-tile器件。
寄存器值 QSF参数 光标(Cursor) 规则

递增量和

递减量

最小值 默认值 最大值
pre_tap_2 txeq_pre_tap_2 C-2 0 0 +7 1.0
pre_tap_1 txeq_pre_tap_1 C-1 0 0 +15 1.0
main_tap txeq_main_tap C0 9 0 0

+55 10

1.0
post_tap_1 txeq_post_tap_1 C+1 0 0 +19 1.0
表 18.  NRZ和PAM4模式的FGT发送器PMA均衡器参数
注: 适用于英特尔Agilex 7 F-tile ES器件,不包括 附录A.1 中提到的OPN。
寄存器值 光标(Cursor) 规则

递增量和

递减量

最小值 最大值
pre_tap_2 C-2 0 +7 1.0
pre_tap_1 C-1 0 +15 1.0
main_tap C0 11 0 +47 12 1.0
post_tap_1 C+1 0 +19 1.0
发送器缓冲器均衡器参数组合遵循如下所示的规则。
  • 对于英特尔Agilex 7 F-tile ES器件,不包括 附录A.1 中提到的OPN:
    1. main_tap - 2×pre_tap_1 - 2×post_tap_1 ≥ 5
    2. (main_tap + 9 - 2×pre_tap_1 - pre_tap_2 - 2×post_tap_1) ÷ (main_tap + 9 -pre_tap_2 - 2×post_tap_1) > 0
    3. (main_tap + 9 - 2×pre_tap_1 - pre_tap_2 - 2×post_tap_1) ÷ (main_tap + 9 - 2×pre_tap_1 - pre_tap_2) > 0
    4. QSF: (txeq_main_tap + txeq_pre_tap_1 + txeq_pre_tap_2 + txeq_post_tap_1) ≤ 47
  • 对于包括 附录A.1 中提到的OPN的英特尔Agilex 7 F-tile器件:
    1. main_tap - 2×pre_tap_1 - 2×post_tap_2 ≥ 13
    2. (main_tap + 1 - 2×pre_tap_1 - pre_tap_2 - 2×post_tap_1) ÷ (main_tap + 1 - pre_tap_2 - 2×post_tap_1) > 0
    3. (main_tap + 1 - 2×pre_tap_1 - pre_tap_2 - 2×post_tap_1) ÷ (main_tap + 1 - 2×pre_tap_1 - pre_tap_2) > 0
9 C0 = main_tap + 1 - pre_tap_1 -pre_tap_2 - post_tap_1适用于带有 附录A.1 中提到的OPN的英特尔Agilex 7 F-tile器件。
10 main_tap和txeq_main_tap的最大值适用于带有 附录A.1 中提到的OPN的英特尔Agilex 7 F-tile器件。
11 C0 = main_tap + 9 - pre_tap_1 - pre_tap_2 - post_tap_1适用于英特尔Agilex 7 F-tile ES器件,不包括 附录A.1 中提到的OPN。
12 main_tap的最大值,适用于英特尔Agilex 7 F-tile ES器件,不包括 附录A.1 中提到的OPN。