仅对英特尔可见 — GUID: lee1602704180717
Ixiasoft
2.2.2.1. 实现一个包含400G硬核IP和FHT的200GbE-4接口
2.2.2.2. 实现一个包含400G硬核IP和FHT的200GbE-2接口
2.2.2.3. 实现一个包含400G硬核IP和FHT的100GbE-1接口
2.2.2.4. 实现一个包含400G硬核IP和FGT的100GbE-4接口
2.2.2.5. 实现一个包含200G硬核IP和FGT的10GbE-1接口
2.2.2.6. 实现三个包含400G硬核IP和FHT的25GbE-1接口
2.2.2.7. 实现包含400G硬核IP和FHT的一个50GbE-1和两个25GbE-1接口
2.2.2.8. 实现包含400G硬核IP和FHT的一个100GbE-1和两个25GbE-1接口
2.2.2.9. 实现包含400G硬核IP和FHT的两个100GbE-1和一个25GbE-1接口
2.2.2.10. 实现包含400G硬核IP和FHT的100GbE-1、100GbE-2和50GbE-1接口
3.1. F-Tile PMA/FEC Direct PHY Intel® FPGA IP概述
3.2. 使用F-Tile PMA/FEC Direct PHY Intel® FPGA IP进行设计
3.3. 配置IP
3.4. 信号和端口参考
3.5. PMA和FEC模式PHY TX和RX数据路径的比特映射
3.6. 时钟
3.7. 自定义节奏生成端口和逻辑(Custom Cadence Generation Ports and Logic)
3.8. 置位复位(Asserting Reset)
3.9. 绑定实现(Bonding Implementation)
3.10. 独立端口配置
3.11. 配置寄存器
3.12. 可配置的Intel Quartus Prime软件设置
3.13. 配置F-Tile PMA/FEC Direct PHY Intel® FPGA IP用于硬件测试
3.14. 使用 Avalon® 存储器映射接口的硬件配置
5.1. 实现F-Tile PMA/FEC Direct PHY设计
5.2. 例化F-Tile PMA/FEC Direct PHY Intel® FPGA IP
5.3. 在F-Tile PMA/FEC Direct PHY Intel® FPGA IP中实现一个RS-FEC Direct设计
5.4. 例化F-Tile Reference and System PLL Clocks Intel® FPGA IP
5.5. 使能自定义节奏生成端口和逻辑(Enabling Custom Cadence Generation Ports and Logic)
5.6. 连接F-Tile PMA/FEC Direct PHY设计IP
5.7. 仿真F-Tile PMA/FEC Direct PHY设计
5.8. F-Tile接口规划
仅对英特尔可见 — GUID: lee1602704180717
Ixiasoft
2.3.2.1.1. FGT发送器缓冲器和相位发生器
下图显示了一个简化的FGT发送器缓冲器终端方案。
图 45. 简化的TX缓冲器终端
- ZTX-DIFF-DC发送器缓冲器输出差分DC阻抗是90 Ω;45 Ω单端。
您可以对发送器缓冲器进行编程以支持下表中列出的抽头。
寄存器值 | QSF参数 | 光标(Cursor) | 规则 | 递增量和 递减量 |
||
---|---|---|---|---|---|---|
最小值 | 默认值 | 最大值 | ||||
pre_tap_2 | txeq_pre_tap_2 | C-2 | 0 | 0 | +7 | 1.0 |
pre_tap_1 | txeq_pre_tap_1 | C-1 | 0 | 0 | +15 | 1.0 |
main_tap | txeq_main_tap | C0 9 | 0 | 0 | +55 10 |
1.0 |
post_tap_1 | txeq_post_tap_1 | C+1 | 0 | 0 | +19 | 1.0 |
寄存器值 | 光标(Cursor) | 规则 | 递增量和 递减量 |
|
---|---|---|---|---|
最小值 | 最大值 | |||
pre_tap_2 | C-2 | 0 | +7 | 1.0 |
pre_tap_1 | C-1 | 0 | +15 | 1.0 |
main_tap | C0 11 | 0 | +47 12 | 1.0 |
post_tap_1 | C+1 | 0 | +19 | 1.0 |
发送器缓冲器均衡器参数组合遵循如下所示的规则。
- 对于英特尔Agilex 7 F-tile ES器件,不包括 附录A.1 中提到的OPN:
- main_tap - 2×pre_tap_1 - 2×post_tap_1 ≥ 5
- (main_tap + 9 - 2×pre_tap_1 - pre_tap_2 - 2×post_tap_1) ÷ (main_tap + 9 -pre_tap_2 - 2×post_tap_1) > 0
- (main_tap + 9 - 2×pre_tap_1 - pre_tap_2 - 2×post_tap_1) ÷ (main_tap + 9 - 2×pre_tap_1 - pre_tap_2) > 0
- QSF: (txeq_main_tap + txeq_pre_tap_1 + txeq_pre_tap_2 + txeq_post_tap_1) ≤ 47
-
对于包括 附录A.1 中提到的OPN的英特尔Agilex 7 F-tile器件:
- main_tap - 2×pre_tap_1 - 2×post_tap_2 ≥ 13
- (main_tap + 1 - 2×pre_tap_1 - pre_tap_2 - 2×post_tap_1) ÷ (main_tap + 1 - pre_tap_2 - 2×post_tap_1) > 0
- (main_tap + 1 - 2×pre_tap_1 - pre_tap_2 - 2×post_tap_1) ÷ (main_tap + 1 - 2×pre_tap_1 - pre_tap_2) > 0