仅对英特尔可见 — GUID: fkx1678307836730
Ixiasoft
2.2.2.1. 实现一个包含400G硬核IP和FHT的200GbE-4接口
2.2.2.2. 实现一个包含400G硬核IP和FHT的200GbE-2接口
2.2.2.3. 实现一个包含400G硬核IP和FHT的100GbE-1接口
2.2.2.4. 实现一个包含400G硬核IP和FGT的100GbE-4接口
2.2.2.5. 实现一个包含200G硬核IP和FGT的10GbE-1接口
2.2.2.6. 实现三个包含400G硬核IP和FHT的25GbE-1接口
2.2.2.7. 实现包含400G硬核IP和FHT的一个50GbE-1和两个25GbE-1接口
2.2.2.8. 实现包含400G硬核IP和FHT的一个100GbE-1和两个25GbE-1接口
2.2.2.9. 实现包含400G硬核IP和FHT的两个100GbE-1和一个25GbE-1接口
2.2.2.10. 实现包含400G硬核IP和FHT的100GbE-1、100GbE-2和50GbE-1接口
3.1. F-Tile PMA/FEC Direct PHY Intel® FPGA IP概述
3.2. 使用F-Tile PMA/FEC Direct PHY Intel® FPGA IP进行设计
3.3. 配置IP
3.4. 信号和端口参考
3.5. PMA和FEC模式PHY TX和RX数据路径的比特映射
3.6. 时钟
3.7. 自定义节奏生成端口和逻辑(Custom Cadence Generation Ports and Logic)
3.8. 置位复位(Asserting Reset)
3.9. 绑定实现(Bonding Implementation)
3.10. 独立端口配置
3.11. 配置寄存器
3.12. 可配置的Intel Quartus Prime软件设置
3.13. 配置F-Tile PMA/FEC Direct PHY Intel® FPGA IP用于硬件测试
3.14. 使用 Avalon® 存储器映射接口的硬件配置
5.1. 实现F-Tile PMA/FEC Direct PHY设计
5.2. 例化F-Tile PMA/FEC Direct PHY Intel® FPGA IP
5.3. 在F-Tile PMA/FEC Direct PHY Intel® FPGA IP中实现一个RS-FEC Direct设计
5.4. 例化F-Tile Reference and System PLL Clocks Intel® FPGA IP
5.5. 使能自定义节奏生成端口和逻辑(Enabling Custom Cadence Generation Ports and Logic)
5.6. 连接F-Tile PMA/FEC Direct PHY设计IP
5.7. 仿真F-Tile PMA/FEC Direct PHY设计
5.8. F-Tile接口规划
仅对英特尔可见 — GUID: fkx1678307836730
Ixiasoft
3.11.6.2. 访问FHT PMA寄存器
对于偏移地址小于0x48000的FHT PMA寄存器,您必须使用以下地址:
- lane 0上的通道(channel):偏移地址
- lane 1上的通道(channel):偏移地址 + 0x8000
- lane 2上的通道(channel):偏移地址 + 0x10000
- lane 3上的通道(channel):偏移地址 + 0x18000
注: lane 0、1、2或3是通道所在的物理位置,分别对应于FHT0、FHT1、FHT2和FHT3。
对于偏移地址大于0x48000和小于0xFFFFC的FHT PMA寄存器,您可以直接使用F-Tile PMA/FEC Direct PHY Intel® FPGA IP寄存器映射中提供的偏移地址。
对于偏移地址0xFFFFC的FHT PMA寄存器,您必须使用以下地址:
- 通道0:0xFFFFC
- 通道1:0x1FFFFC
- 通道2:0x2FFFFC
- 通道3:0x3FFFFC
注: 通道编号0、1、2、3是PMA通道的逻辑编号。例如,一个包含四个PMA通道的设计有收发器信号tx/rx_serial[3:0]。信号tx/rx_serial[0]用于通道0,信号tx/rx_serial[1]用于通道1,信号tx/rx_serial[2]用于通道2,信号tx/rx_serial[3]用于通道3。