F-Tile体系结构和PMA和FEC Direct PHY IP用户指南

ID 683872
日期 1/24/2024
Public
文档目录

3.6.1. 时钟端口

F-Tile PMA/FEC Direct PHY Intel® FPGA IP支持两个时钟输出端口。

这两个时钟输出端口可分别选择Clock Outputs中描述的六个时钟选项中的一个选项。

tx/rx_clkout

tx/rx_clkout是一个输出端口,在默认情况下是使能的。您可以通过在TX Datapath Options选项卡上选择TX/RX Clock Options > Selected tx/rx_clkout clock source来选择Clock Outputs中描述的六个时钟选项中的一个选项作为此端口的源。

tx/rx_clkout2

tx/rx_clkout2是一个额外的输出端口,您可以通过在参数编辑器中开启Enable tx/rx_clkout2 port选项来使能此端口。您可以通过在TX/RX Datapath Options选项卡上选择TX/RX Clock Options > Selected tx/rx_clkout clock source来选择六个时钟选项中的一个选项作为此端口的源。

tx/rx_clkout2tx/rx_clkout的区别在于,tx/rx_clkout2可以将六个时钟选项进一步按照tx/rx_clkout2 clock div by菜单中所指定的因子进行分频。

可用的tx_clkout2分频(divide-by)选项是:1,2,4。可用的rx_clkout2分频(divide-by)选项是:1,2。
注:
  • tx_clkouttx_clkout2时钟是彼此异步的(无相位关系),并且与IP的其他时钟输出也是异步的。您必须采取必要的预防措施才能在两个时钟之间进行数据传输。
  • rx_clkoutrx_clkout2时钟时钟是彼此异步的(无相位关系),并且与IP的其他时钟输出也是异步的。您必须采取必要的预防措施才能在两个时钟之间进行数据传输。
图 79. tx_clkout和tx_clkout2
图 80. rx_clkout和rx_clkout2

当您选择了用户时钟1或用户时钟2作为tx/rx_clkouttx/rx_clkout2的源时钟时,还要根据需要使能用户时钟1或用户时钟2。如果您正在使用FHT,那么您可以通过在TX/RX Datapath Options选项卡上的TX/RX FHT PMA中使能Enable FHT TX/RX user clk1Enable FHT TX/RX user clk2来使能用户时钟1或用户时钟2。

当使用FGT时,在TX一侧,您可以通过使能TX User Clock Settings > Enable TX user clock来使能用户时钟1或用户时钟2。

tx/rx_coreclkin

tx/rx_coreclkin是一个输入端口,用于对TX/RX内核接口FIFO提供时钟。请参考推荐的连接和源来了解关于所推荐的连接。推荐的tx/rx_coreclkin连接和tx/rx_clkout2源中显示了连接到tx/rx_coreclkin时的tx/rx_clkouttx/rx_clkout2的推荐源时钟。推荐的端口连接详情显示在tx/rx_coreclkin、tx/rx_clkout和tx/rx_clkout2的端口宽度和推荐的连接中。