仅对英特尔可见 — GUID: oug1602694251751
Ixiasoft
2.2.2.1. 实现一个包含400G硬核IP和FHT的200GbE-4接口
2.2.2.2. 实现一个包含400G硬核IP和FHT的200GbE-2接口
2.2.2.3. 实现一个包含400G硬核IP和FHT的100GbE-1接口
2.2.2.4. 实现一个包含400G硬核IP和FGT的100GbE-4接口
2.2.2.5. 实现一个包含200G硬核IP和FGT的10GbE-1接口
2.2.2.6. 实现三个包含400G硬核IP和FHT的25GbE-1接口
2.2.2.7. 实现包含400G硬核IP和FHT的一个50GbE-1和两个25GbE-1接口
2.2.2.8. 实现包含400G硬核IP和FHT的一个100GbE-1和两个25GbE-1接口
2.2.2.9. 实现包含400G硬核IP和FHT的两个100GbE-1和一个25GbE-1接口
2.2.2.10. 实现包含400G硬核IP和FHT的100GbE-1、100GbE-2和50GbE-1接口
3.1. F-Tile PMA/FEC Direct PHY Intel® FPGA IP概述
3.2. 使用F-Tile PMA/FEC Direct PHY Intel® FPGA IP进行设计
3.3. 配置IP
3.4. 信号和端口参考
3.5. PMA和FEC模式PHY TX和RX数据路径的比特映射
3.6. 时钟
3.7. 自定义节奏生成端口和逻辑(Custom Cadence Generation Ports and Logic)
3.8. 置位复位(Asserting Reset)
3.9. 绑定实现(Bonding Implementation)
3.10. 独立端口配置
3.11. 配置寄存器
3.12. 可配置的Intel Quartus Prime软件设置
3.13. 配置F-Tile PMA/FEC Direct PHY Intel® FPGA IP用于硬件测试
3.14. 使用 Avalon® 存储器映射接口的硬件配置
5.1. 实现F-Tile PMA/FEC Direct PHY设计
5.2. 例化F-Tile PMA/FEC Direct PHY Intel® FPGA IP
5.3. 在F-Tile PMA/FEC Direct PHY Intel® FPGA IP中实现一个RS-FEC Direct设计
5.4. 例化F-Tile Reference and System PLL Clocks Intel® FPGA IP
5.5. 使能自定义节奏生成端口和逻辑(Enabling Custom Cadence Generation Ports and Logic)
5.6. 连接F-Tile PMA/FEC Direct PHY设计IP
5.7. 仿真F-Tile PMA/FEC Direct PHY设计
5.8. F-Tile接口规划
仅对英特尔可见 — GUID: oug1602694251751
Ixiasoft
2.2.2. 确定哪个PMA映射到哪个分段(Fracture)
- 确定您需要的硬核IP和PMA类型(400G hard IP with FHT、400G hard IP with FGT或者200G hard IP with FGT)。
- 确定实现接口所需要的PMA数量。
- 使用"根据模式划分的分段类型"表格来确定分段类型(例如, st_x16 或者 st_x8 )。
- 确定所需分段类型的可能分段索引,这些分段索引能够映射所需数量的PMA。(下文中的示例将对此进行说明)
- 如果只有一个可能的分段索引满足您的要求,那么您必须使用该分段索引。
- 当您布局每个分段时,请记住每个布局都会阻碍其他分段布局。
- 如果有多个分段索引满足您的要求:
- 从上到下布局接口的分段。
- 以能够布局所有接口的方式布局分段。请记住每个布局都会阻碍其他分段布局。
- 将分段映射到PMA时,请不要创建纵横交错的连接。
图 17. PMA-to-Fracture连接示例
- 首先布局较高数据速率的接口。
- 当布局相同数据速率(相同分段类型)的接口时,首先开始布局那些使用更高数量的PMA的接口。例如,先布局100GbE-2,再布局100GbE-1。
本章节内容
实现一个包含400G硬核IP和FHT的200GbE-4接口
实现一个包含400G硬核IP和FHT的200GbE-2接口
实现一个包含400G硬核IP和FHT的100GbE-1接口
实现一个包含400G硬核IP和FGT的100GbE-4接口
实现一个包含200G硬核IP和FGT的10GbE-1接口
实现三个包含400G硬核IP和FHT的25GbE-1接口
实现包含400G硬核IP和FHT的一个50GbE-1和两个25GbE-1接口
实现包含400G硬核IP和FHT的一个100GbE-1和两个25GbE-1接口
实现包含400G硬核IP和FHT的两个100GbE-1和一个25GbE-1接口
实现包含400G硬核IP和FHT的100GbE-1、100GbE-2和50GbE-1接口
相关信息