F-Tile体系结构和PMA和FEC Direct PHY IP用户指南

ID 683872
日期 1/24/2024
Public
文档目录

3.7.2. 速率匹配FIFO

使用系统PLL时钟模式时, 如果用户FPGA内核逻辑(用户时钟域)以不同于系统PLL频率(双宽度传输使能时,系统PLL频率 ÷ 2 )的频率运行时,您必须在PMA/FEC Direct下创建并例化一个速率匹配FIFO。您必须创建并实现此速率匹配FIFO,以实现从用户时钟域到系统PLL时钟域的时钟域传输。

由于IP目录中没有速率匹配FIFO,因此您必须创建FIFO。通过在逻辑和内核之间放置一个速率匹配软核FIFO来实现FIFO,以调整数据有效信号。每当用户FPGA内核逻辑(用户时钟域)以不同于系统PLL频率(双宽度传输使能时,系统PLL频率 ÷ 2 )的频率运行时,您就可以使用此技术。