F-Tile体系结构和PMA和FEC Direct PHY IP用户指南

ID 683872
日期 1/24/2024
Public
文档目录

5.5. 使能自定义节奏生成端口和逻辑(Enabling Custom Cadence Generation Ports and Logic)

这个F-tile PMA/FEC Direct PHY设计使用System PLL时钟模式对FGT PMA通道的数字数据路径提供时钟。由于系统PLL频率(830.078125MHz)大于PMA时钟频率(805.6640625MHz),因此您必须在IP参数编辑器中使能自定义节奏生成逻辑端口,并且使能逻辑选项。

  • 您必须使用tx_cadence端口输出来置位和置低TX PMA Interface数据有效比特(TX并行数据中的一个比特)。请参考并行数据映射信息
  • 您必须将tx_cadence_fast_clk连接到tx_clkout/tx_clkout2,时钟源System PLL Clock / 2 (415.0390625MHz)。
  • 您必须将tx_cadence_slow_clk连接到tx_clkout/tx_clkout2,时钟源Word clockBond clock / 2 (402.83203125 MHz)。
图 108. 使能自定义节奏生成端口和逻辑(Enabling Custom Cadence Generation Ports and Logic)

速率匹配FIFO要求

以下指南适用于用户FPGA内核逻辑和F-Tile PMA/FEC Direct PHY Intel® FPGA IP之间的弹性FIFO要求:

  • 如果用户FPGA内核逻辑运行在与系统PLL频率/2相同的频率上(即415.0390625MHz),那么用户FPGA内核逻辑与F-Tile PMA/FEC Direct PHY Intel® FPGA IP之间不需要弹性FIFO。
  • 如果用户FPGA内核逻辑运行在PMA时钟频率/2上(即402.83203125 MHz),那么在用户FPGA内核逻辑与F-tile内核接口FIFO之间需要弹性FIFO,将数据从PMA时钟频率域传输到系统PLL时钟频率域,并且必须由用户实现。