仅对英特尔可见 — GUID: ilx1615854170531
Ixiasoft
2.2.2.1. 实现一个包含400G硬核IP和FHT的200GbE-4接口
2.2.2.2. 实现一个包含400G硬核IP和FHT的200GbE-2接口
2.2.2.3. 实现一个包含400G硬核IP和FHT的100GbE-1接口
2.2.2.4. 实现一个包含400G硬核IP和FGT的100GbE-4接口
2.2.2.5. 实现一个包含200G硬核IP和FGT的10GbE-1接口
2.2.2.6. 实现三个包含400G硬核IP和FHT的25GbE-1接口
2.2.2.7. 实现包含400G硬核IP和FHT的一个50GbE-1和两个25GbE-1接口
2.2.2.8. 实现包含400G硬核IP和FHT的一个100GbE-1和两个25GbE-1接口
2.2.2.9. 实现包含400G硬核IP和FHT的两个100GbE-1和一个25GbE-1接口
2.2.2.10. 实现包含400G硬核IP和FHT的100GbE-1、100GbE-2和50GbE-1接口
3.1. F-Tile PMA/FEC Direct PHY Intel® FPGA IP概述
3.2. 使用F-Tile PMA/FEC Direct PHY Intel® FPGA IP进行设计
3.3. 配置IP
3.4. 信号和端口参考
3.5. PMA和FEC模式PHY TX和RX数据路径的比特映射
3.6. 时钟
3.7. 自定义节奏生成端口和逻辑(Custom Cadence Generation Ports and Logic)
3.8. 置位复位(Asserting Reset)
3.9. 绑定实现(Bonding Implementation)
3.10. 独立端口配置
3.11. 配置寄存器
3.12. 可配置的Intel Quartus Prime软件设置
3.13. 配置F-Tile PMA/FEC Direct PHY Intel® FPGA IP用于硬件测试
3.14. 使用 Avalon® 存储器映射接口的硬件配置
5.1. 实现F-Tile PMA/FEC Direct PHY设计
5.2. 例化F-Tile PMA/FEC Direct PHY Intel® FPGA IP
5.3. 在F-Tile PMA/FEC Direct PHY Intel® FPGA IP中实现一个RS-FEC Direct设计
5.4. 例化F-Tile Reference and System PLL Clocks Intel® FPGA IP
5.5. 使能自定义节奏生成端口和逻辑(Enabling Custom Cadence Generation Ports and Logic)
5.6. 连接F-Tile PMA/FEC Direct PHY设计IP
5.7. 仿真F-Tile PMA/FEC Direct PHY设计
5.8. F-Tile接口规划
仅对英特尔可见 — GUID: ilx1615854170531
Ixiasoft
5.5. 使能自定义节奏生成端口和逻辑(Enabling Custom Cadence Generation Ports and Logic)
这个F-tile PMA/FEC Direct PHY设计使用System PLL时钟模式对FGT PMA通道的数字数据路径提供时钟。由于系统PLL频率(830.078125MHz)大于PMA时钟频率(805.6640625MHz),因此您必须在IP参数编辑器中使能自定义节奏生成逻辑端口,并且使能逻辑选项。
- 您必须使用tx_cadence端口输出来置位和置低TX PMA Interface数据有效比特(TX并行数据中的一个比特)。请参考并行数据映射信息。
- 您必须将tx_cadence_fast_clk连接到tx_clkout/tx_clkout2,时钟源System PLL Clock / 2 (415.0390625MHz)。
- 您必须将tx_cadence_slow_clk连接到tx_clkout/tx_clkout2,时钟源Word clock或Bond clock / 2 (402.83203125 MHz)。
图 108. 使能自定义节奏生成端口和逻辑(Enabling Custom Cadence Generation Ports and Logic)
速率匹配FIFO要求
以下指南适用于用户FPGA内核逻辑和F-Tile PMA/FEC Direct PHY Intel® FPGA IP之间的弹性FIFO要求:
- 如果用户FPGA内核逻辑运行在与系统PLL频率/2相同的频率上(即415.0390625MHz),那么用户FPGA内核逻辑与F-Tile PMA/FEC Direct PHY Intel® FPGA IP之间不需要弹性FIFO。
- 如果用户FPGA内核逻辑运行在PMA时钟频率/2上(即402.83203125 MHz),那么在用户FPGA内核逻辑与F-tile内核接口FIFO之间需要弹性FIFO,将数据从PMA时钟频率域传输到系统PLL时钟频率域,并且必须由用户实现。