仅对英特尔可见 — GUID: gxr1614713363674
Ixiasoft
2.2.2.1. 实现一个包含400G硬核IP和FHT的200GbE-4接口
2.2.2.2. 实现一个包含400G硬核IP和FHT的200GbE-2接口
2.2.2.3. 实现一个包含400G硬核IP和FHT的100GbE-1接口
2.2.2.4. 实现一个包含400G硬核IP和FGT的100GbE-4接口
2.2.2.5. 实现一个包含200G硬核IP和FGT的10GbE-1接口
2.2.2.6. 实现三个包含400G硬核IP和FHT的25GbE-1接口
2.2.2.7. 实现包含400G硬核IP和FHT的一个50GbE-1和两个25GbE-1接口
2.2.2.8. 实现包含400G硬核IP和FHT的一个100GbE-1和两个25GbE-1接口
2.2.2.9. 实现包含400G硬核IP和FHT的两个100GbE-1和一个25GbE-1接口
2.2.2.10. 实现包含400G硬核IP和FHT的100GbE-1、100GbE-2和50GbE-1接口
3.1. F-Tile PMA/FEC Direct PHY Intel® FPGA IP概述
3.2. 使用F-Tile PMA/FEC Direct PHY Intel® FPGA IP进行设计
3.3. 配置IP
3.4. 信号和端口参考
3.5. PMA和FEC模式PHY TX和RX数据路径的比特映射
3.6. 时钟
3.7. 自定义节奏生成端口和逻辑(Custom Cadence Generation Ports and Logic)
3.8. 置位复位(Asserting Reset)
3.9. 绑定实现(Bonding Implementation)
3.10. 独立端口配置
3.11. 配置寄存器
3.12. 可配置的Intel Quartus Prime软件设置
3.13. 配置F-Tile PMA/FEC Direct PHY Intel® FPGA IP用于硬件测试
3.14. 使用 Avalon® 存储器映射接口的硬件配置
5.1. 实现F-Tile PMA/FEC Direct PHY设计
5.2. 例化F-Tile PMA/FEC Direct PHY Intel® FPGA IP
5.3. 在F-Tile PMA/FEC Direct PHY Intel® FPGA IP中实现一个RS-FEC Direct设计
5.4. 例化F-Tile Reference and System PLL Clocks Intel® FPGA IP
5.5. 使能自定义节奏生成端口和逻辑(Enabling Custom Cadence Generation Ports and Logic)
5.6. 连接F-Tile PMA/FEC Direct PHY设计IP
5.7. 仿真F-Tile PMA/FEC Direct PHY设计
5.8. F-Tile接口规划
仅对英特尔可见 — GUID: gxr1614713363674
Ixiasoft
2.2.2.10. 实现包含400G硬核IP和FHT的100GbE-1、100GbE-2和50GbE-1接口
此示例需要:
- 类型 st_x4 的一个分段,用于100GbE-2接口
- 类型 st_x4 的一个分段,用于100GbE-1接口
- 类型 st_x2 的一个分段,用于50GbE-1接口
- 两个PMA,用于100GbE-2接口
- 一个PMA,用于100GbE-1接口
- 一个PMA,用于50GbE-1接口
布局顺序(Placement Order) | 分段索引(Fracture Index) | PMA映射 |
---|---|---|
可能的分段索引和PMA映射选项1(请参考实现包含400G硬核IP和FHT的100GbE-1、100GbE-2和50GbE-1接口选项1。): | ||
Interface 1: 100GbE-2 | st_x4_0 | FHT3, FHT2 |
Interface 2: 100GbE-1 | st_x4_2 | FHT1 |
Interface 3: 50GbE-1 | st_x2_6 | FHT0 |
可能的分段索引和PMA映射选项2: | ||
Interface 1: 100GbE-2 | st_x4_0 | FHT3, FHT2 |
Interface 2: 50GbE-1 | st_x2_2 | FHT1 |
Interface 3: 100GbE-1 | st_x4_3 | FHT0 |
不支持的分段索引和PMA映射选项1(请参阅使用400G Hard IP and FHT Option 1的不支持的100GbE-1、100GbE-2和50GbE-1接口实现。): | ||
Interface 1: 100GbE-1 | st_x4_0 | FHT3 |
Interface 2: 100GbE-2 | st_x4_1 | FHT1, FHT0 |
Interface 3: 50GbE-1 | 不能对50GbE-1接口进行布局,因为没有能够映射到FHT2的 st_x2 分段(例如, st_x2_4 或者 st_x2_5 )。 | FHT2 |
不支持的分段索引和PMA映射选项2(请参阅使用400G Hard IP and FHT Option 2的不支持的100GbE-1、100GbE-2和50GbE-1接口实现和使用400G Hard IP and FHT Option 2的不支持的100GbE-1、100GbE-2和50GbE-1接口十字连接实现。): | ||
Interface 1: 100GbE-2 | st_x4_0 | FHT3, FHT2 |
Interface 2: 100GbE-1 | st_x4_2 | FHT1 |
Interface 3: 50GbE-1 | st_x2_3 这种映射是不可能的,因为它在PMA之间创建了纵横交错的连接。 | FHT0 |
图 27. 实现包含400G硬核IP和FHT的100GbE-1、100GbE-2和50GbE-1接口选项1
图 28. 使用400G Hard IP and FHT Option 1的不支持的100GbE-1、100GbE-2和50GbE-1接口实现
图 29. 使用400G Hard IP and FHT Option 2的不支持的100GbE-1、100GbE-2和50GbE-1接口实现
图 30. 使用400G Hard IP and FHT Option 2的不支持的100GbE-1、100GbE-2和50GbE-1接口十字连接实现