仅对英特尔可见 — GUID: zmc1614616294827
Ixiasoft
2.2.2.1. 实现一个包含400G硬核IP和FHT的200GbE-4接口
2.2.2.2. 实现一个包含400G硬核IP和FHT的200GbE-2接口
2.2.2.3. 实现一个包含400G硬核IP和FHT的100GbE-1接口
2.2.2.4. 实现一个包含400G硬核IP和FGT的100GbE-4接口
2.2.2.5. 实现一个包含200G硬核IP和FGT的10GbE-1接口
2.2.2.6. 实现三个包含400G硬核IP和FHT的25GbE-1接口
2.2.2.7. 实现包含400G硬核IP和FHT的一个50GbE-1和两个25GbE-1接口
2.2.2.8. 实现包含400G硬核IP和FHT的一个100GbE-1和两个25GbE-1接口
2.2.2.9. 实现包含400G硬核IP和FHT的两个100GbE-1和一个25GbE-1接口
2.2.2.10. 实现包含400G硬核IP和FHT的100GbE-1、100GbE-2和50GbE-1接口
3.1. F-Tile PMA/FEC Direct PHY Intel® FPGA IP概述
3.2. 使用F-Tile PMA/FEC Direct PHY Intel® FPGA IP进行设计
3.3. 配置IP
3.4. 信号和端口参考
3.5. PMA和FEC模式PHY TX和RX数据路径的比特映射
3.6. 时钟
3.7. 自定义节奏生成端口和逻辑(Custom Cadence Generation Ports and Logic)
3.8. 置位复位(Asserting Reset)
3.9. 绑定实现(Bonding Implementation)
3.10. 独立端口配置
3.11. 配置寄存器
3.12. 可配置的Intel Quartus Prime软件设置
3.13. 配置F-Tile PMA/FEC Direct PHY Intel® FPGA IP用于硬件测试
3.14. 使用 Avalon® 存储器映射接口的硬件配置
5.1. 实现F-Tile PMA/FEC Direct PHY设计
5.2. 例化F-Tile PMA/FEC Direct PHY Intel® FPGA IP
5.3. 在F-Tile PMA/FEC Direct PHY Intel® FPGA IP中实现一个RS-FEC Direct设计
5.4. 例化F-Tile Reference and System PLL Clocks Intel® FPGA IP
5.5. 使能自定义节奏生成端口和逻辑(Enabling Custom Cadence Generation Ports and Logic)
5.6. 连接F-Tile PMA/FEC Direct PHY设计IP
5.7. 仿真F-Tile PMA/FEC Direct PHY设计
5.8. F-Tile接口规划
仅对英特尔可见 — GUID: zmc1614616294827
Ixiasoft
2.2.1.1. FHT-PMA-to-400G-Hard-IP-Fracture映射
图 11. FHT-PMA-to-400G-Hard-IP-Fracture映射
若要查看上图并了解PMA-to-fracture映射选项:
- 选择您想要的分段类型(fracture type)和索引。
- 选择您需要的PMA数量的列。
此图显示了哪些PMA可用于映射到所选的分段和索引(并显示了哪些PMA不可用)。例如:
- 您想要 st_x8_0 ,并且您需要4个PMA。根据此图,FHT3、FHT2、FHT1和FHT0是可用的,所以这是一个可能的映射。
- 然而,您想要 st_x8_1 ,并且您需要4个PMA,根据此图,这不是一个可能的映射,因为没有一组4个PMA可用于 st_x8_1 。
图 12. 了解FHT-PMA-to-400G-Hard-IP-Fracture映射
FHT-PMA-to-400G-Hard-IP-Fracture映射示例
- 示例1:如果您需要包含4个PMA的 st_x8_0 ,那么将其映射到FHT3、FHT2、FHT1和FHT0。
- 示例2:如果您需要包含2个PMA的 st_x8_1 ,那么将其映射到FHT1和FHT0。您不能将FHT3和FHT2用于 st_x8_1 。
- 示例3:如果您需要包含1个PMA的 st_x4_2 ,那么将其映射到FHT1。您不能使用FHT3、FHT2和FHT0。
- 示例4:如果您需要包含1个PMA的 st_x1_2 ,那么将其映射到FHT1或者FHT2。您不能使用FHT3和FHT0。