仅对英特尔可见 — GUID: kvg1616605860367
Ixiasoft
2.2.2.1. 实现一个包含400G硬核IP和FHT的200GbE-4接口
2.2.2.2. 实现一个包含400G硬核IP和FHT的200GbE-2接口
2.2.2.3. 实现一个包含400G硬核IP和FHT的100GbE-1接口
2.2.2.4. 实现一个包含400G硬核IP和FGT的100GbE-4接口
2.2.2.5. 实现一个包含200G硬核IP和FGT的10GbE-1接口
2.2.2.6. 实现三个包含400G硬核IP和FHT的25GbE-1接口
2.2.2.7. 实现包含400G硬核IP和FHT的一个50GbE-1和两个25GbE-1接口
2.2.2.8. 实现包含400G硬核IP和FHT的一个100GbE-1和两个25GbE-1接口
2.2.2.9. 实现包含400G硬核IP和FHT的两个100GbE-1和一个25GbE-1接口
2.2.2.10. 实现包含400G硬核IP和FHT的100GbE-1、100GbE-2和50GbE-1接口
3.1. F-Tile PMA/FEC Direct PHY Intel® FPGA IP概述
3.2. 使用F-Tile PMA/FEC Direct PHY Intel® FPGA IP进行设计
3.3. 配置IP
3.4. 信号和端口参考
3.5. PMA和FEC模式PHY TX和RX数据路径的比特映射
3.6. 时钟
3.7. 自定义节奏生成端口和逻辑(Custom Cadence Generation Ports and Logic)
3.8. 置位复位(Asserting Reset)
3.9. 绑定实现(Bonding Implementation)
3.10. 独立端口配置
3.11. 配置寄存器
3.12. 可配置的Intel Quartus Prime软件设置
3.13. 配置F-Tile PMA/FEC Direct PHY Intel® FPGA IP用于硬件测试
3.14. 使用 Avalon® 存储器映射接口的硬件配置
5.1. 实现F-Tile PMA/FEC Direct PHY设计
5.2. 例化F-Tile PMA/FEC Direct PHY Intel® FPGA IP
5.3. 在F-Tile PMA/FEC Direct PHY Intel® FPGA IP中实现一个RS-FEC Direct设计
5.4. 例化F-Tile Reference and System PLL Clocks Intel® FPGA IP
5.5. 使能自定义节奏生成端口和逻辑(Enabling Custom Cadence Generation Ports and Logic)
5.6. 连接F-Tile PMA/FEC Direct PHY设计IP
5.7. 仿真F-Tile PMA/FEC Direct PHY设计
5.8. F-Tile接口规划
仅对英特尔可见 — GUID: kvg1616605860367
Ixiasoft
3.5.3. PMA Width = 8, 10, 16, 20, 32 (X=1)的TX并行数据的示例
以下数据针对 X=1的情况。N代表PMA通道的数量。对于给定的N,n可以是0 --> N-1。对于FGT,N的最大值为16,对于FHT,N的最大值为4,具体取决于PMA通道的数量和PMA宽度配置。使能双宽度传输(enable Double width transfer) = 0。请参考定义端口和信号参考中接口端口的比特的变量来了解关于完整的变量定义。
比特 | n=0的TX并行数据 | 比特 | n=1的TX并行数据 | ●● | Bits | n=15的TX并行数据 |
---|---|---|---|---|---|---|
79 | 弹性模式下TX Core FIFO的写使能 | 159 | 弹性模式下TX Core FIFO的写使能 | ●●● | 1279 | 弹性模式下TX Core FIFO的写使能 |
38 | TX PMA接口数据有效 | 118 | TX PMA接口数据有效 | 1238 | TX PMA接口数据有效 | |
31:0 | TX数据 | 111:80 | TX数据 | 1231:1200 | TX数据 |
以下是PMA Width = 8, 10, 16, 20, 32 (X=1)的TX并行数据比特的示例中每个PMA通道的TX PMA Interface Data Valid信号:
- 若 N=1,则tx_parallel_data [38]
- 若 N=2,则tx_parallel_data [118]
..
- 若 N=16,则tx_parallel_data [1238]