F-Tile体系结构和PMA和FEC Direct PHY IP用户指南

ID 683872
日期 1/24/2024
Public
文档目录

3.5.3. PMA Width = 8, 10, 16, 20, 32 (X=1)的TX并行数据的示例

以下数据针对 X=1的情况。N代表PMA通道的数量。对于给定的Nn可以是0 --> N-1。对于FGT,N的最大值为16,对于FHT,N的最大值为4,具体取决于PMA通道的数量和PMA宽度配置。使能双宽度传输(enable Double width transfer) = 0。请参考定义端口和信号参考中接口端口的比特的变量来了解关于完整的变量定义。

表 68.  PMA Width = 8, 10, 16, 20, 32 (X=1)的TX并行数据比特的示例
比特 n=0的TX并行数据 比特 n=1的TX并行数据 ●● Bits n=15的TX并行数据
79 弹性模式下TX Core FIFO的写使能 159 弹性模式下TX Core FIFO的写使能 ●●● 1279 弹性模式下TX Core FIFO的写使能
38 TX PMA接口数据有效 118 TX PMA接口数据有效 1238 TX PMA接口数据有效
31:0 TX数据 111:80 TX数据 1231:1200 TX数据

以下是PMA Width = 8, 10, 16, 20, 32 (X=1)的TX并行数据比特的示例中每个PMA通道的TX PMA Interface Data Valid信号:

  • N=1,则tx_parallel_data [38]
  • N=2,则tx_parallel_data [118]

..

  • N=16,则tx_parallel_data [1238]