仅对英特尔可见 — GUID: ziz1627333739921
Ixiasoft
2.2.2.1. 实现一个包含400G硬核IP和FHT的200GbE-4接口
2.2.2.2. 实现一个包含400G硬核IP和FHT的200GbE-2接口
2.2.2.3. 实现一个包含400G硬核IP和FHT的100GbE-1接口
2.2.2.4. 实现一个包含400G硬核IP和FGT的100GbE-4接口
2.2.2.5. 实现一个包含200G硬核IP和FGT的10GbE-1接口
2.2.2.6. 实现三个包含400G硬核IP和FHT的25GbE-1接口
2.2.2.7. 实现包含400G硬核IP和FHT的一个50GbE-1和两个25GbE-1接口
2.2.2.8. 实现包含400G硬核IP和FHT的一个100GbE-1和两个25GbE-1接口
2.2.2.9. 实现包含400G硬核IP和FHT的两个100GbE-1和一个25GbE-1接口
2.2.2.10. 实现包含400G硬核IP和FHT的100GbE-1、100GbE-2和50GbE-1接口
3.1. F-Tile PMA/FEC Direct PHY Intel® FPGA IP概述
3.2. 使用F-Tile PMA/FEC Direct PHY Intel® FPGA IP进行设计
3.3. 配置IP
3.4. 信号和端口参考
3.5. PMA和FEC模式PHY TX和RX数据路径的比特映射
3.6. 时钟
3.7. 自定义节奏生成端口和逻辑(Custom Cadence Generation Ports and Logic)
3.8. 置位复位(Asserting Reset)
3.9. 绑定实现(Bonding Implementation)
3.10. 独立端口配置
3.11. 配置寄存器
3.12. 可配置的Intel Quartus Prime软件设置
3.13. 配置F-Tile PMA/FEC Direct PHY Intel® FPGA IP用于硬件测试
3.14. 使用 Avalon® 存储器映射接口的硬件配置
5.1. 实现F-Tile PMA/FEC Direct PHY设计
5.2. 例化F-Tile PMA/FEC Direct PHY Intel® FPGA IP
5.3. 在F-Tile PMA/FEC Direct PHY Intel® FPGA IP中实现一个RS-FEC Direct设计
5.4. 例化F-Tile Reference and System PLL Clocks Intel® FPGA IP
5.5. 使能自定义节奏生成端口和逻辑(Enabling Custom Cadence Generation Ports and Logic)
5.6. 连接F-Tile PMA/FEC Direct PHY设计IP
5.7. 仿真F-Tile PMA/FEC Direct PHY设计
5.8. F-Tile接口规划
仅对英特尔可见 — GUID: ziz1627333739921
Ixiasoft
3.11.5. 通道偏移地址(Lane Offset Address)
FHT PMA
通道偏移地址信息是FHT and FGT PMA Register Maps中每个通道的偏移。
下表显示了FHT PMA通道编号到偏移地址的映射。字地址是byte address/4。
通道编号 | 通道基偏移地址(字节地址) |
---|---|
0 | 0x40000 |
1 | 0x48000 |
2 | 0x50000 |
3 | 0x58000 |
例如,如果您想要控制RX环回和极性反转,那么请参考寄存器映射文件中lane 0 (0x45800)的SERDES_LANE_LANE_CTRL_LANE_RX_CTRL寄存器,并为每个递增通道加上0x8000h,如下所示:
- Lane0 → 0x45800
- Lane1 → 0x4D800
- Lane2 → 0x55800
- Lane3 → 0x5D800
FGT PMA
下表显示了一个四元组(quad)中每个通道的FGT PMA偏移地址。字地址是byte address/4。
通道编号 | 通道基偏移地址(字节地址) |
---|---|
0 | 0x40000 |
1 | 0x48000 |
2 | 0x50000 |
3 | 0x58000 |
例如,如果您想要更新一个四元组(quad)中FGT PMA通道的TX均衡器系数设置,那么请参考寄存器映射文件中lane 0 (0x47830)的SRDS_IP_IF_TX1寄存器,并为每个递增通道加上0x8000h,如下所示:
- Lane0 → 0x47830
- Lane1 → 0x4F830
- Lane2 → 0x57830
- Lane3 → 0x5F830
注: 用于读取lane 1、lane 2和lane 3信息的0x8000h递增方法不适用于0xFFFFC寄存器。请参考 F-Tile PMA/FEC Direct PHY Intel® FPGA IP寄存器映射来了解更多信息。
注: 如果您的设计包含跨越多个FGT四元组(quad)的四个以上的FGT PMA通道,那么请参考访问配置寄存器来了解更多信息。