F-Tile体系结构和PMA和FEC Direct PHY IP用户指南

ID 683872
日期 1/24/2024
Public
文档目录

3.11.5. 通道偏移地址(Lane Offset Address)

FHT PMA

通道偏移地址信息是FHT and FGT PMA Register Maps中每个通道的偏移。

下表显示了FHT PMA通道编号到偏移地址的映射。字地址是byte address/4

表 86.  FHT PMA通道编号和偏移地址
通道编号 通道基偏移地址(字节地址)
0 0x40000
1 0x48000
2 0x50000
3 0x58000

例如,如果您想要控制RX环回和极性反转,那么请参考寄存器映射文件中lane 0 (0x45800)的SERDES_LANE_LANE_CTRL_LANE_RX_CTRL寄存器,并为每个递增通道加上0x8000h,如下所示:

  • Lane0 → 0x45800
  • Lane1 → 0x4D800
  • Lane2 → 0x55800
  • Lane3 → 0x5D800

FGT PMA

下表显示了一个四元组(quad)中每个通道的FGT PMA偏移地址。字地址是byte address/4

表 87.  FGT PMA通道编号和偏移地址
通道编号 通道基偏移地址(字节地址)
0 0x40000
1 0x48000
2 0x50000
3 0x58000
例如,如果您想要更新一个四元组(quad)中FGT PMA通道的TX均衡器系数设置,那么请参考寄存器映射文件中lane 0 (0x47830)的SRDS_IP_IF_TX1寄存器,并为每个递增通道加上0x8000h,如下所示:
  • Lane0 → 0x47830
  • Lane1 → 0x4F830
  • Lane2 → 0x57830
  • Lane3 → 0x5F830
注: 用于读取lane 1、lane 2和lane 3信息的0x8000h递增方法不适用于0xFFFFC寄存器。请参考 F-Tile PMA/FEC Direct PHY Intel® FPGA IP寄存器映射来了解更多信息。
注: 如果您的设计包含跨越多个FGT四元组(quad)的四个以上的FGT PMA通道,那么请参考访问配置寄存器来了解更多信息。