仅对英特尔可见 — GUID: dxd1617022546402
Ixiasoft
2.2.2.1. 实现一个包含400G硬核IP和FHT的200GbE-4接口
2.2.2.2. 实现一个包含400G硬核IP和FHT的200GbE-2接口
2.2.2.3. 实现一个包含400G硬核IP和FHT的100GbE-1接口
2.2.2.4. 实现一个包含400G硬核IP和FGT的100GbE-4接口
2.2.2.5. 实现一个包含200G硬核IP和FGT的10GbE-1接口
2.2.2.6. 实现三个包含400G硬核IP和FHT的25GbE-1接口
2.2.2.7. 实现包含400G硬核IP和FHT的一个50GbE-1和两个25GbE-1接口
2.2.2.8. 实现包含400G硬核IP和FHT的一个100GbE-1和两个25GbE-1接口
2.2.2.9. 实现包含400G硬核IP和FHT的两个100GbE-1和一个25GbE-1接口
2.2.2.10. 实现包含400G硬核IP和FHT的100GbE-1、100GbE-2和50GbE-1接口
3.1. F-Tile PMA/FEC Direct PHY Intel® FPGA IP概述
3.2. 使用F-Tile PMA/FEC Direct PHY Intel® FPGA IP进行设计
3.3. 配置IP
3.4. 信号和端口参考
3.5. PMA和FEC模式PHY TX和RX数据路径的比特映射
3.6. 时钟
3.7. 自定义节奏生成端口和逻辑(Custom Cadence Generation Ports and Logic)
3.8. 置位复位(Asserting Reset)
3.9. 绑定实现(Bonding Implementation)
3.10. 独立端口配置
3.11. 配置寄存器
3.12. 可配置的Intel Quartus Prime软件设置
3.13. 配置F-Tile PMA/FEC Direct PHY Intel® FPGA IP用于硬件测试
3.14. 使用 Avalon® 存储器映射接口的硬件配置
5.1. 实现F-Tile PMA/FEC Direct PHY设计
5.2. 例化F-Tile PMA/FEC Direct PHY Intel® FPGA IP
5.3. 在F-Tile PMA/FEC Direct PHY Intel® FPGA IP中实现一个RS-FEC Direct设计
5.4. 例化F-Tile Reference and System PLL Clocks Intel® FPGA IP
5.5. 使能自定义节奏生成端口和逻辑(Enabling Custom Cadence Generation Ports and Logic)
5.6. 连接F-Tile PMA/FEC Direct PHY设计IP
5.7. 仿真F-Tile PMA/FEC Direct PHY设计
5.8. F-Tile接口规划
仅对英特尔可见 — GUID: dxd1617022546402
Ixiasoft
3.7. 自定义节奏生成端口和逻辑(Custom Cadence Generation Ports and Logic)
当使用系统PLL时钟模式时,您必须使能Custom cadence generation (CCG) ports and logic参数,以应用于自定义节奏生成端口和逻辑用例中描述的用例。使能CCG逻辑可确保在使用系统PLL时钟模式时,TX PMA接口FIFO不会因数据路径超频(over clocking)而溢出。
配置 | 数据路径时钟模式 | 系统PLL频率 | 使能自定义节奏生成(CCG)端口和逻辑 |
---|---|---|---|
PMA Direct | PMA | N/A | No |
PMA Direct | System PLL | 等于PMA并行时钟频率。PMA并行时钟频率和系统PLL频率之间没有PPM。也就是说,PMA和系统PLL的参考时钟源相同。38 | No |
PMA Direct | System PLL | 大于PMA并行时钟频率。 | Yes |
FEC Direct | System PLL | 等于PMA并行时钟频率。PMA并行时钟频率与系统PLL频率之间没有PPM。也就是说,PMA和系统PLL的参考时钟源相同。 | No |
FEC Direct | System PLL | 等于PMA并行时钟频率。PMA并行时钟频率与系统PLL频率之间存在PPM。也就是说,PMA和系统PLL的参考时钟源不同。 | Yes |
FEC Direct | System PLL | 大于PMA并行时钟频率。 | Yes |
当您使能Custom cadence generation (CCG) ports and logic时,tx_cadence、tx_cadence_fast_clk和tx_cadence_slow_clk端口在F-Tile PMA/FEC Direct PHY Intel® FPGA IP中可用。CCG逻辑使用tx_cadence_fast_clk和tx_cadence_slow_clk输入(不监控PMA Interface FIFO状态),并生成一个tx_cadence输出信号。您必须使用tx_cadence来置位和置低TX PMA Interface数据有效比特。此比特是TX并行数据中的其中一个比特。请参考并行数据映射信息。
配置 | 使能TX双宽度传输 | 推荐的连接 |
---|---|---|
PMA Direct | Yes |
|
PMA Direct | No |
|
FEC Direct | Yes |
|
38 当使用PMA direct和系统PLL时钟模式时,如果PMA和系统PLL的参考时钟来自不同的时钟源,那么系统PLL频率不能等于PMA并行时钟频率。系统PLL频率必须大于或等于最快的TX和RX PMA时钟(包括PPM)。