F-Tile体系结构和PMA和FEC Direct PHY IP用户指南

ID 683872
日期 1/24/2024
Public
文档目录

3.7. 自定义节奏生成端口和逻辑(Custom Cadence Generation Ports and Logic)

当使用系统PLL时钟模式时,您必须使能Custom cadence generation (CCG) ports and logic参数,以应用于自定义节奏生成端口和逻辑用例中描述的用例。使能CCG逻辑可确保在使用系统PLL时钟模式时,TX PMA接口FIFO不会因数据路径超频(over clocking)而溢出。

表 79.  自定义节奏生成端口和逻辑用例
配置 数据路径时钟模式 系统PLL频率 使能自定义节奏生成(CCG)端口和逻辑
PMA Direct PMA N/A No
PMA Direct System PLL 等于PMA并行时钟频率。PMA并行时钟频率和系统PLL频率之间没有PPM。也就是说,PMA和系统PLL的参考时钟源相同。38 No
PMA Direct System PLL 大于PMA并行时钟频率。 Yes
FEC Direct System PLL 等于PMA并行时钟频率。PMA并行时钟频率与系统PLL频率之间没有PPM。也就是说,PMA和系统PLL的参考时钟源相同。 No
FEC Direct System PLL 等于PMA并行时钟频率。PMA并行时钟频率与系统PLL频率之间存在PPM。也就是说,PMA和系统PLL的参考时钟源不同。 Yes
FEC Direct System PLL 大于PMA并行时钟频率。 Yes

当您使能Custom cadence generation (CCG) ports and logic时,tx_cadencetx_cadence_fast_clktx_cadence_slow_clk端口在F-Tile PMA/FEC Direct PHY Intel® FPGA IP中可用。CCG逻辑使用tx_cadence_fast_clktx_cadence_slow_clk输入(不监控PMA Interface FIFO状态),并生成一个tx_cadence输出信号。您必须使用tx_cadence来置位和置低TX PMA Interface数据有效比特。此比特是TX并行数据中的其中一个比特。请参考并行数据映射信息

表 80.  tx_cadence_fast_clk和tx_cadence_slow_clk连接
配置 使能TX双宽度传输 推荐的连接
PMA Direct Yes
  • tx_cadence_fast_clk连接到System PLL Clock Div2
  • tx_cadence_slow_clk连接到word clock/2或Bond clock/2
PMA Direct No
  • tx_cadence_fast_clk连接到System PLL Clock
  • tx_cadence_slow_clk连接到word clock或Bond clock
FEC Direct Yes
  • tx_cadence_fast_clk连接到System PLL Clock Div2
  • tx_cadence_slow_clk连接到User Clock (DIV 66或DIV 68)
38 当使用PMA direct和系统PLL时钟模式时,如果PMA和系统PLL的参考时钟来自不同的时钟源,那么系统PLL频率不能等于PMA并行时钟频率。系统PLL频率必须大于或等于最快的TX和RX PMA时钟(包括PPM)。