F-Tile体系结构和PMA和FEC Direct PHY IP用户指南

ID 683872
日期 1/24/2024
Public
文档目录

3.4.5. 自定义节奏控制和状态信号

表 48.  自定义节奏控制和状态信号
信号名称 时钟域/复位 方向 说明
tx_cadence

tx_cadence_fast_clk

tx_reset

输出 指示在系统运行时钟高于PMA word/bond时钟时,data_valid管脚必须置位或置低的速率。当自定义节奏生成端口和逻辑使能时,使用此信号置位和置低TX PMA Interface数据有效比特。请参考并行数据映射信息
tx_cadence_fast_clk N/A 输入 tx_cadence生成器的快速时钟输入。使用此时钟作为F-tile内的系统时钟(或者当Core Interface处于双宽度模式时使用(system clock)/2)。请参考自定义节奏生成端口和逻辑(Custom Cadence Generation Ports and Logic)
tx_cadence_slow_clk N/A 输入 tx_cadence生成器的慢时钟输入。使用此时钟作为PMA word/bond时钟(或者当Core Interface处于双宽度模式时使用(PMA word/bond clock)/2)。请参考自定义节奏生成端口和逻辑(Custom Cadence Generation Ports and Logic)
tx_cadence_slow_clk_locked N/A 输入 默认情况下,CCG逻辑假定tx_cadence_slow_clk_locked来自TX PLL,并且使用tx_pll_locked置低CGG逻辑复位。然而,如果tx_cadence_slow_clk不是直接来自TX PLL word clock/bond clock/user clock),而是来自其他时钟源,那么您必须在参数编辑器中开启tx_cadence_slow_clk_locked端口选项。tx_cadence_slow_clk_locked必须由用于慢速时钟的其他时钟源的PLL锁定输出驱动。