仅对英特尔可见 — GUID: ytw1616522428726
Ixiasoft
2.2.2.1. 实现一个包含400G硬核IP和FHT的200GbE-4接口
2.2.2.2. 实现一个包含400G硬核IP和FHT的200GbE-2接口
2.2.2.3. 实现一个包含400G硬核IP和FHT的100GbE-1接口
2.2.2.4. 实现一个包含400G硬核IP和FGT的100GbE-4接口
2.2.2.5. 实现一个包含200G硬核IP和FGT的10GbE-1接口
2.2.2.6. 实现三个包含400G硬核IP和FHT的25GbE-1接口
2.2.2.7. 实现包含400G硬核IP和FHT的一个50GbE-1和两个25GbE-1接口
2.2.2.8. 实现包含400G硬核IP和FHT的一个100GbE-1和两个25GbE-1接口
2.2.2.9. 实现包含400G硬核IP和FHT的两个100GbE-1和一个25GbE-1接口
2.2.2.10. 实现包含400G硬核IP和FHT的100GbE-1、100GbE-2和50GbE-1接口
3.1. F-Tile PMA/FEC Direct PHY Intel® FPGA IP概述
3.2. 使用F-Tile PMA/FEC Direct PHY Intel® FPGA IP进行设计
3.3. 配置IP
3.4. 信号和端口参考
3.5. PMA和FEC模式PHY TX和RX数据路径的比特映射
3.6. 时钟
3.7. 自定义节奏生成端口和逻辑(Custom Cadence Generation Ports and Logic)
3.8. 置位复位(Asserting Reset)
3.9. 绑定实现(Bonding Implementation)
3.10. 独立端口配置
3.11. 配置寄存器
3.12. 可配置的Intel Quartus Prime软件设置
3.13. 配置F-Tile PMA/FEC Direct PHY Intel® FPGA IP用于硬件测试
3.14. 使用 Avalon® 存储器映射接口的硬件配置
5.1. 实现F-Tile PMA/FEC Direct PHY设计
5.2. 例化F-Tile PMA/FEC Direct PHY Intel® FPGA IP
5.3. 在F-Tile PMA/FEC Direct PHY Intel® FPGA IP中实现一个RS-FEC Direct设计
5.4. 例化F-Tile Reference and System PLL Clocks Intel® FPGA IP
5.5. 使能自定义节奏生成端口和逻辑(Enabling Custom Cadence Generation Ports and Logic)
5.6. 连接F-Tile PMA/FEC Direct PHY设计IP
5.7. 仿真F-Tile PMA/FEC Direct PHY设计
5.8. F-Tile接口规划
仅对英特尔可见 — GUID: ytw1616522428726
Ixiasoft
3.4.5. 自定义节奏控制和状态信号
信号名称 | 时钟域/复位 | 方向 | 说明 |
---|---|---|---|
tx_cadence | tx_cadence_fast_clk tx_reset |
输出 | 指示在系统运行时钟高于PMA word/bond时钟时,data_valid管脚必须置位或置低的速率。当自定义节奏生成端口和逻辑使能时,使用此信号置位和置低TX PMA Interface数据有效比特。请参考并行数据映射信息。 |
tx_cadence_fast_clk | N/A | 输入 | tx_cadence生成器的快速时钟输入。使用此时钟作为F-tile内的系统时钟(或者当Core Interface处于双宽度模式时使用(system clock)/2)。请参考自定义节奏生成端口和逻辑(Custom Cadence Generation Ports and Logic)。 |
tx_cadence_slow_clk | N/A | 输入 | tx_cadence生成器的慢时钟输入。使用此时钟作为PMA word/bond时钟(或者当Core Interface处于双宽度模式时使用(PMA word/bond clock)/2)。请参考自定义节奏生成端口和逻辑(Custom Cadence Generation Ports and Logic)。 |
tx_cadence_slow_clk_locked | N/A | 输入 | 默认情况下,CCG逻辑假定tx_cadence_slow_clk_locked来自TX PLL,并且使用tx_pll_locked置低CGG逻辑复位。然而,如果tx_cadence_slow_clk不是直接来自TX PLL word clock/bond clock/user clock),而是来自其他时钟源,那么您必须在参数编辑器中开启tx_cadence_slow_clk_locked端口选项。tx_cadence_slow_clk_locked必须由用于慢速时钟的其他时钟源的PLL锁定输出驱动。 |