仅对英特尔可见 — GUID: feb1631298758619
Ixiasoft
2.2.2.1. 实现一个包含400G硬核IP和FHT的200GbE-4接口
2.2.2.2. 实现一个包含400G硬核IP和FHT的200GbE-2接口
2.2.2.3. 实现一个包含400G硬核IP和FHT的100GbE-1接口
2.2.2.4. 实现一个包含400G硬核IP和FGT的100GbE-4接口
2.2.2.5. 实现一个包含200G硬核IP和FGT的10GbE-1接口
2.2.2.6. 实现三个包含400G硬核IP和FHT的25GbE-1接口
2.2.2.7. 实现包含400G硬核IP和FHT的一个50GbE-1和两个25GbE-1接口
2.2.2.8. 实现包含400G硬核IP和FHT的一个100GbE-1和两个25GbE-1接口
2.2.2.9. 实现包含400G硬核IP和FHT的两个100GbE-1和一个25GbE-1接口
2.2.2.10. 实现包含400G硬核IP和FHT的100GbE-1、100GbE-2和50GbE-1接口
3.1. F-Tile PMA/FEC Direct PHY Intel® FPGA IP概述
3.2. 使用F-Tile PMA/FEC Direct PHY Intel® FPGA IP进行设计
3.3. 配置IP
3.4. 信号和端口参考
3.5. PMA和FEC模式PHY TX和RX数据路径的比特映射
3.6. 时钟
3.7. 自定义节奏生成端口和逻辑(Custom Cadence Generation Ports and Logic)
3.8. 置位复位(Asserting Reset)
3.9. 绑定实现(Bonding Implementation)
3.10. 独立端口配置
3.11. 配置寄存器
3.12. 可配置的Intel Quartus Prime软件设置
3.13. 配置F-Tile PMA/FEC Direct PHY Intel® FPGA IP用于硬件测试
3.14. 使用 Avalon® 存储器映射接口的硬件配置
5.1. 实现F-Tile PMA/FEC Direct PHY设计
5.2. 例化F-Tile PMA/FEC Direct PHY Intel® FPGA IP
5.3. 在F-Tile PMA/FEC Direct PHY Intel® FPGA IP中实现一个RS-FEC Direct设计
5.4. 例化F-Tile Reference and System PLL Clocks Intel® FPGA IP
5.5. 使能自定义节奏生成端口和逻辑(Enabling Custom Cadence Generation Ports and Logic)
5.6. 连接F-Tile PMA/FEC Direct PHY设计IP
5.7. 仿真F-Tile PMA/FEC Direct PHY设计
5.8. F-Tile接口规划
仅对英特尔可见 — GUID: feb1631298758619
Ixiasoft
5.8.1. F-Tile Interface Planner用法示例
使用的设计包括两个25.78125 Gbps NRZ PMA Direct FGT PMA通道,吞吐量为51.5625 Gbps,并带有系统PLL数据路径时钟模式。
此示例演示了使用Intel Quartus Prime软件中的Interface Planner工具时需要执行的各个步骤。
- 在Intel Quartus Prime软件中的编译流程窗口中,运行Support-Logic Generation下的Design Analysis子步骤。
- 点击编译流程窗口右侧的Tile Interface Planner工具图标来运行此工具,如下图所示。
图 112. 运行Tile Interface Planner
- 此工具成功运行后,点击左侧Flow窗格下的Update Plan来加载所有保存的规划并开始进行tile接口规划,如下图所示。
图 113. Tile Interface Planner中的Update Plan
- 转到Plan选项卡以可视化设计单元和tile平面图。右键单击任何一个设计单元可以在右侧窗格中查看此设计单元的可用合法位置,然后双击其中一个位置来布局IP单元,如下图所示。
图 114. 在Tile Interface Planner中布局单元
- 右键单击任何一个设计单元,使其固定并保存位置,如下图所示。
图 115. 在Tile Interface Planner中保存布局
- 在左侧的Flow窗格中点击Save Assignments,将布局保存为.qsf assignment,如下图所示。
图 116. 在Tile Interface Planner中保存Assignment
- 转到Assignments选项卡,可以看到已保存的.qsf,如下图所示。
图 117. 在Tile Interface Planner中查看Assignment