F-Tile体系结构和PMA和FEC Direct PHY IP用户指南

ID 683872
日期 1/24/2024
Public
文档目录

5.8.1. F-Tile Interface Planner用法示例

使用的设计包括两个25.78125 Gbps NRZ PMA Direct FGT PMA通道,吞吐量为51.5625 Gbps,并带有系统PLL数据路径时钟模式。
此示例演示了使用Intel Quartus Prime软件中的Interface Planner工具时需要执行的各个步骤。
  1. Intel Quartus Prime软件中的编译流程窗口中,运行Support-Logic Generation下的Design Analysis子步骤。
  2. 点击编译流程窗口右侧的Tile Interface Planner工具图标来运行此工具,如下图所示。
    图 112. 运行Tile Interface Planner
  3. 此工具成功运行后,点击左侧Flow窗格下的Update Plan来加载所有保存的规划并开始进行tile接口规划,如下图所示。
    图 113. Tile Interface Planner中的Update Plan
  4. 转到Plan选项卡以可视化设计单元和tile平面图。右键单击任何一个设计单元可以在右侧窗格中查看此设计单元的可用合法位置,然后双击其中一个位置来布局IP单元,如下图所示。
    图 114. 在Tile Interface Planner中布局单元
  5. 右键单击任何一个设计单元,使其固定并保存位置,如下图所示。
    图 115. 在Tile Interface Planner中保存布局
  6. 在左侧的Flow窗格中点击Save Assignments,将布局保存为.qsf assignment,如下图所示。
    图 116. 在Tile Interface Planner中保存Assignment
  7. 转到Assignments选项卡,可以看到已保存的.qsf,如下图所示。
    图 117. 在Tile Interface Planner中查看Assignment