仅对英特尔可见 — GUID: erh1602703955257
Ixiasoft
2.2.2.1. 实现一个包含400G硬核IP和FHT的200GbE-4接口
2.2.2.2. 实现一个包含400G硬核IP和FHT的200GbE-2接口
2.2.2.3. 实现一个包含400G硬核IP和FHT的100GbE-1接口
2.2.2.4. 实现一个包含400G硬核IP和FGT的100GbE-4接口
2.2.2.5. 实现一个包含200G硬核IP和FGT的10GbE-1接口
2.2.2.6. 实现三个包含400G硬核IP和FHT的25GbE-1接口
2.2.2.7. 实现包含400G硬核IP和FHT的一个50GbE-1和两个25GbE-1接口
2.2.2.8. 实现包含400G硬核IP和FHT的一个100GbE-1和两个25GbE-1接口
2.2.2.9. 实现包含400G硬核IP和FHT的两个100GbE-1和一个25GbE-1接口
2.2.2.10. 实现包含400G硬核IP和FHT的100GbE-1、100GbE-2和50GbE-1接口
3.1. F-Tile PMA/FEC Direct PHY Intel® FPGA IP概述
3.2. 使用F-Tile PMA/FEC Direct PHY Intel® FPGA IP进行设计
3.3. 配置IP
3.4. 信号和端口参考
3.5. PMA和FEC模式PHY TX和RX数据路径的比特映射
3.6. 时钟
3.7. 自定义节奏生成端口和逻辑(Custom Cadence Generation Ports and Logic)
3.8. 置位复位(Asserting Reset)
3.9. 绑定实现(Bonding Implementation)
3.10. 独立端口配置
3.11. 配置寄存器
3.12. 可配置的Intel Quartus Prime软件设置
3.13. 配置F-Tile PMA/FEC Direct PHY Intel® FPGA IP用于硬件测试
3.14. 使用 Avalon® 存储器映射接口的硬件配置
5.1. 实现F-Tile PMA/FEC Direct PHY设计
5.2. 例化F-Tile PMA/FEC Direct PHY Intel® FPGA IP
5.3. 在F-Tile PMA/FEC Direct PHY Intel® FPGA IP中实现一个RS-FEC Direct设计
5.4. 例化F-Tile Reference and System PLL Clocks Intel® FPGA IP
5.5. 使能自定义节奏生成端口和逻辑(Enabling Custom Cadence Generation Ports and Logic)
5.6. 连接F-Tile PMA/FEC Direct PHY设计IP
5.7. 仿真F-Tile PMA/FEC Direct PHY设计
5.8. F-Tile接口规划
仅对英特尔可见 — GUID: erh1602703955257
Ixiasoft
2.3.2.1.4. FGT数据码型生成器和验证器
PMA支持内置的发送器数据码型生成器,用于发送特性分析。码型和尺寸是可编程的。
NRZ | PAM4 |
---|---|
PRBS7 PRBS9 PRBS10 PRBS13 PRBS15 PRBS23 PRBS28 PRBS3113 |
QPRBS13 QPRBS31 PRBS13Q PRBS31Q SSPR SSPR1 SSPRQ |
用户定义的码型(高达320比特) |
数据码型验证器包含一个接收器内置自检(BIST)位错误检查器。接收器可通过在接收器链路和通过共同传输路径或环回连接的兼容发送器链路中使能PRBS模式来检查链路校验应用的标准数据模式。
注:
- PRBS13Q, PRBS31Q是在IEEE Std 802.3bs-2017中定义的。
- QPRBS13是在IEEE Std 802.3 94.2.9.3中定义的。
- SSPR是Short Stress Pattern Random(短应力码型随机)测试码型。它是在OIF CEI 3.1 2.D.2中定义的。
- SSPR1是在OIF CEI 3.1 2.D.2中定义的。
- SSPRQ是在IEEE 802.3 120.5.11.2.3中定义的。
13
当前不支持通过IP GUI的PRBS31、QPRBS13、PRBS13Q、PRBS31Q、SSPR、SSPR1和SSPRQ PRBS generator mode设置,尽管这些设置出现在参数编译器中。请不要选择任何不受支持的PRBS generator mode设置。请使用寄存器指定这些设置。