仅对英特尔可见 — GUID: udr1628039235552
Ixiasoft
2.2.2.1. 实现一个包含400G硬核IP和FHT的200GbE-4接口
2.2.2.2. 实现一个包含400G硬核IP和FHT的200GbE-2接口
2.2.2.3. 实现一个包含400G硬核IP和FHT的100GbE-1接口
2.2.2.4. 实现一个包含400G硬核IP和FGT的100GbE-4接口
2.2.2.5. 实现一个包含200G硬核IP和FGT的10GbE-1接口
2.2.2.6. 实现三个包含400G硬核IP和FHT的25GbE-1接口
2.2.2.7. 实现包含400G硬核IP和FHT的一个50GbE-1和两个25GbE-1接口
2.2.2.8. 实现包含400G硬核IP和FHT的一个100GbE-1和两个25GbE-1接口
2.2.2.9. 实现包含400G硬核IP和FHT的两个100GbE-1和一个25GbE-1接口
2.2.2.10. 实现包含400G硬核IP和FHT的100GbE-1、100GbE-2和50GbE-1接口
3.1. F-Tile PMA/FEC Direct PHY Intel® FPGA IP概述
3.2. 使用F-Tile PMA/FEC Direct PHY Intel® FPGA IP进行设计
3.3. 配置IP
3.4. 信号和端口参考
3.5. PMA和FEC模式PHY TX和RX数据路径的比特映射
3.6. 时钟
3.7. 自定义节奏生成端口和逻辑(Custom Cadence Generation Ports and Logic)
3.8. 置位复位(Asserting Reset)
3.9. 绑定实现(Bonding Implementation)
3.10. 独立端口配置
3.11. 配置寄存器
3.12. 可配置的Intel Quartus Prime软件设置
3.13. 配置F-Tile PMA/FEC Direct PHY Intel® FPGA IP用于硬件测试
3.14. 使用 Avalon® 存储器映射接口的硬件配置
5.1. 实现F-Tile PMA/FEC Direct PHY设计
5.2. 例化F-Tile PMA/FEC Direct PHY Intel® FPGA IP
5.3. 在F-Tile PMA/FEC Direct PHY Intel® FPGA IP中实现一个RS-FEC Direct设计
5.4. 例化F-Tile Reference and System PLL Clocks Intel® FPGA IP
5.5. 使能自定义节奏生成端口和逻辑(Enabling Custom Cadence Generation Ports and Logic)
5.6. 连接F-Tile PMA/FEC Direct PHY设计IP
5.7. 仿真F-Tile PMA/FEC Direct PHY设计
5.8. F-Tile接口规划
仅对英特尔可见 — GUID: udr1628039235552
Ixiasoft
3.13.1. 在F-Tile PMA/FEC Direct PHY Intel® FPGA IP中使用Debug Endpoint接口
Debug Endpoint Avalon® 接口是一个JTAG Avalon存储器映射接口,通过System Console提供对F-tile的重配置寄存器空间的访问。Intel Quartus Prime软件插入调试互连架构以连接PMA和JTAG。
请按照下面步骤使能Debug Endpoint Avalon® 接口:
- 在F-Tile PMA/FEC Direct PHY Intel® FPGA IP参数编辑器的Avalon Memory-Mapped Interface选项卡中使能Enable datapath Avalon interface和Enable PMA Avalon interface选项。
- 在F-Tile PMA/FEC Direct PHY Intel® FPGA IP参数编辑器的Avalon Memory-Mapped Interface选项卡中使能Enable Debug Endpoint on datapath Avalon interface选项和Enable Debug Endpoint on PMA Avalon interface选项。
图 93. IP参数编辑器
- 将时钟和复位信号连接到数据路径重配置接口的reconfig_pdp_clk和reconfig_pdp_reset端口。
- 连接其他的数据路径重配置接口信号:
- reconfig_pdp_write
- reconfig_pdp_read
- reconfig_pdp_address
- reconfig_pdp_writedata
- reconfig_pdp_readdata
- reconfig_pdp_byteenable
- reconfig_pdp_readdatavalid
- reconfig_pdp_waitrequest
- 对于reconfig_xcvr* PMA接口信号,请按照步骤3和步骤4中相同的连接指南。
注: 如果您没有正确地连接重配置接口信号,那么调试端点(debug endpoint)将无法正常运行。