仅对英特尔可见 — GUID: ear1662139444479
Ixiasoft
2.2.2.1. 实现一个包含400G硬核IP和FHT的200GbE-4接口
2.2.2.2. 实现一个包含400G硬核IP和FHT的200GbE-2接口
2.2.2.3. 实现一个包含400G硬核IP和FHT的100GbE-1接口
2.2.2.4. 实现一个包含400G硬核IP和FGT的100GbE-4接口
2.2.2.5. 实现一个包含200G硬核IP和FGT的10GbE-1接口
2.2.2.6. 实现三个包含400G硬核IP和FHT的25GbE-1接口
2.2.2.7. 实现包含400G硬核IP和FHT的一个50GbE-1和两个25GbE-1接口
2.2.2.8. 实现包含400G硬核IP和FHT的一个100GbE-1和两个25GbE-1接口
2.2.2.9. 实现包含400G硬核IP和FHT的两个100GbE-1和一个25GbE-1接口
2.2.2.10. 实现包含400G硬核IP和FHT的100GbE-1、100GbE-2和50GbE-1接口
3.1. F-Tile PMA/FEC Direct PHY Intel® FPGA IP概述
3.2. 使用F-Tile PMA/FEC Direct PHY Intel® FPGA IP进行设计
3.3. 配置IP
3.4. 信号和端口参考
3.5. PMA和FEC模式PHY TX和RX数据路径的比特映射
3.6. 时钟
3.7. 自定义节奏生成端口和逻辑(Custom Cadence Generation Ports and Logic)
3.8. 置位复位(Asserting Reset)
3.9. 绑定实现(Bonding Implementation)
3.10. 独立端口配置
3.11. 配置寄存器
3.12. 可配置的Intel Quartus Prime软件设置
3.13. 配置F-Tile PMA/FEC Direct PHY Intel® FPGA IP用于硬件测试
3.14. 使用 Avalon® 存储器映射接口的硬件配置
5.1. 实现F-Tile PMA/FEC Direct PHY设计
5.2. 例化F-Tile PMA/FEC Direct PHY Intel® FPGA IP
5.3. 在F-Tile PMA/FEC Direct PHY Intel® FPGA IP中实现一个RS-FEC Direct设计
5.4. 例化F-Tile Reference and System PLL Clocks Intel® FPGA IP
5.5. 使能自定义节奏生成端口和逻辑(Enabling Custom Cadence Generation Ports and Logic)
5.6. 连接F-Tile PMA/FEC Direct PHY设计IP
5.7. 仿真F-Tile PMA/FEC Direct PHY设计
5.8. F-Tile接口规划
仅对英特尔可见 — GUID: ear1662139444479
Ixiasoft
3.3.1.1. SATA模式的FGT PMA配置规则
注:
对于SATA协议模式,在仿真和硬件中,对以下功能的支持都是初步的:
- PMA电气空闲功能
- 静噪检测功能
- 信号检测功能
计划在Intel Quartus Prime Pro Edition软件的未来版本中提供对这些功能的最终支持。
您可以按照以下步骤通过F-Tile PMA/FEC Direct PHY Intel® FPGA IP实现SATA协议模式:
- 在General and Common Datapath Options中:
- 为FGT PMA configuration rules设置选择SATA。
- 使能Simplified TX data interface设置。
- 此步骤会开启fgt_tx_pma_electricle空闲端口, 此端口是协议的一部分。
- 在TX Datapath Options中:
- 使能Enable Spread Spectrum clocking设置。
- 在RX Datapath Options中:
对于SATA:
- 使能Enable SATA squelch detection设置。
- 为低频周期性信号使能Enable fgt_rx_signal_detect_lfps port设置。
- 为带外信号使能Enable fgt_rx_signal_detect port设置。