F-Tile体系结构和PMA和FEC Direct PHY IP用户指南

ID 683872
日期 1/24/2024
Public
文档目录

3.1. F-Tile PMA/FEC Direct PHY Intel® FPGA IP概述

F-Tile PMA/FEC Direct PHY Intel® FPGA IP通过Intel Quartus Prime IP parameter editor使能对PMA Direct和FEC Direct模式的访问。

PMA Direct模式旁路MAC、PCS和FEC Hard IP模块。您可以将数据路径中的PMA接口、F-tile接口和内核接口FIFO配置为各种模式,包括弹性模式、相位补偿模式和寄存器模式。

F-Tile PMA/FEC Direct PHY Intel® FPGA IP用于专有协议配置。IP不用作其他英特尔 F-tile高速协议IP(如Ethernet、CPRI和Interlaken)中的基本构建模块。相反,每个协议IP都有其各自的PMA硬核模块配置。

下图显示了各种时钟模式的PMA direct数据路径和FEC direct数据路径:

您可以使用PMA/FEC Direct PHY Intel FPGA IP将数据路径配置成PMA或FEC direct模式。如果您使能了FEC模式,那么也会使能FEC模块。使用IP实例生成的顶层文件包含所有可用于配置的端口。请使用这些端口将F-Tile PMA/FEC Direct PHY Intel® FPGA IP连接到您设计中的其他IP内核,例如:F-Tile Reference and System PLL Clocks Intel® FPGA IP,TX和RX串行数据管脚IP,数据生成器和数据检查器IP。请参考F-tile PMA/FEC Direct PHY设计IP连接中的结构图。