仅对英特尔可见 — GUID: mna1633035135106
Ixiasoft
2.2.2.1. 实现一个包含400G硬核IP和FHT的200GbE-4接口
2.2.2.2. 实现一个包含400G硬核IP和FHT的200GbE-2接口
2.2.2.3. 实现一个包含400G硬核IP和FHT的100GbE-1接口
2.2.2.4. 实现一个包含400G硬核IP和FGT的100GbE-4接口
2.2.2.5. 实现一个包含200G硬核IP和FGT的10GbE-1接口
2.2.2.6. 实现三个包含400G硬核IP和FHT的25GbE-1接口
2.2.2.7. 实现包含400G硬核IP和FHT的一个50GbE-1和两个25GbE-1接口
2.2.2.8. 实现包含400G硬核IP和FHT的一个100GbE-1和两个25GbE-1接口
2.2.2.9. 实现包含400G硬核IP和FHT的两个100GbE-1和一个25GbE-1接口
2.2.2.10. 实现包含400G硬核IP和FHT的100GbE-1、100GbE-2和50GbE-1接口
3.1. F-Tile PMA/FEC Direct PHY Intel® FPGA IP概述
3.2. 使用F-Tile PMA/FEC Direct PHY Intel® FPGA IP进行设计
3.3. 配置IP
3.4. 信号和端口参考
3.5. PMA和FEC模式PHY TX和RX数据路径的比特映射
3.6. 时钟
3.7. 自定义节奏生成端口和逻辑(Custom Cadence Generation Ports and Logic)
3.8. 置位复位(Asserting Reset)
3.9. 绑定实现(Bonding Implementation)
3.10. 独立端口配置
3.11. 配置寄存器
3.12. 可配置的Intel Quartus Prime软件设置
3.13. 配置F-Tile PMA/FEC Direct PHY Intel® FPGA IP用于硬件测试
3.14. 使用 Avalon® 存储器映射接口的硬件配置
5.1. 实现F-Tile PMA/FEC Direct PHY设计
5.2. 例化F-Tile PMA/FEC Direct PHY Intel® FPGA IP
5.3. 在F-Tile PMA/FEC Direct PHY Intel® FPGA IP中实现一个RS-FEC Direct设计
5.4. 例化F-Tile Reference and System PLL Clocks Intel® FPGA IP
5.5. 使能自定义节奏生成端口和逻辑(Enabling Custom Cadence Generation Ports and Logic)
5.6. 连接F-Tile PMA/FEC Direct PHY设计IP
5.7. 仿真F-Tile PMA/FEC Direct PHY设计
5.8. F-Tile接口规划
仅对英特尔可见 — GUID: mna1633035135106
Ixiasoft
7.1.1. Collection视图
Collection视图由三个主要窗格组成:
- Status Table:您可以在单一视图中查看和配置来自不同实例的通道。您可以选择您想要配置并显示在 Channel Parameters中的通道。通过选择所需的通道,右键点击并浏览Actions子菜单,您可以在多个通道之间执行批量操作。您可以通过选择要在表中显示的参数来自定义状态表。右键单击表格顶部并选择Edit Columns。打开一个Select column标题窗口,其中列出了通道的所有参数。选择您想要的参数并单击OK。
- Toolkit Parameters:您可以在此窗格中查看和配置Autosweep和Eye Viewer设置。自动刷新周期设置功能将在Intel Quartus Prime软件的未来版本中启用。
- Channel Parameters:您可以在此窗格中一个控制,监控通道设置和状态,并测量片上眼图裕度。您可以通过单击Start和Stop按钮来开始和停止测试。当您选择多个通道时,您可以通过调整列数在一个选项卡中查看所有通道。您还可以控制列的宽度和行的高度,将所有通道显示在一个选项卡中。
图 122. F-Tile收发器工具套件GUI的Collection视图选项卡