仅对英特尔可见 — GUID: bof1616522296374
Ixiasoft
2.2.2.1. 实现一个包含400G硬核IP和FHT的200GbE-4接口
2.2.2.2. 实现一个包含400G硬核IP和FHT的200GbE-2接口
2.2.2.3. 实现一个包含400G硬核IP和FHT的100GbE-1接口
2.2.2.4. 实现一个包含400G硬核IP和FGT的100GbE-4接口
2.2.2.5. 实现一个包含200G硬核IP和FGT的10GbE-1接口
2.2.2.6. 实现三个包含400G硬核IP和FHT的25GbE-1接口
2.2.2.7. 实现包含400G硬核IP和FHT的一个50GbE-1和两个25GbE-1接口
2.2.2.8. 实现包含400G硬核IP和FHT的一个100GbE-1和两个25GbE-1接口
2.2.2.9. 实现包含400G硬核IP和FHT的两个100GbE-1和一个25GbE-1接口
2.2.2.10. 实现包含400G硬核IP和FHT的100GbE-1、100GbE-2和50GbE-1接口
3.1. F-Tile PMA/FEC Direct PHY Intel® FPGA IP概述
3.2. 使用F-Tile PMA/FEC Direct PHY Intel® FPGA IP进行设计
3.3. 配置IP
3.4. 信号和端口参考
3.5. PMA和FEC模式PHY TX和RX数据路径的比特映射
3.6. 时钟
3.7. 自定义节奏生成端口和逻辑(Custom Cadence Generation Ports and Logic)
3.8. 置位复位(Asserting Reset)
3.9. 绑定实现(Bonding Implementation)
3.10. 独立端口配置
3.11. 配置寄存器
3.12. 可配置的Intel Quartus Prime软件设置
3.13. 配置F-Tile PMA/FEC Direct PHY Intel® FPGA IP用于硬件测试
3.14. 使用 Avalon® 存储器映射接口的硬件配置
5.1. 实现F-Tile PMA/FEC Direct PHY设计
5.2. 例化F-Tile PMA/FEC Direct PHY Intel® FPGA IP
5.3. 在F-Tile PMA/FEC Direct PHY Intel® FPGA IP中实现一个RS-FEC Direct设计
5.4. 例化F-Tile Reference and System PLL Clocks Intel® FPGA IP
5.5. 使能自定义节奏生成端口和逻辑(Enabling Custom Cadence Generation Ports and Logic)
5.6. 连接F-Tile PMA/FEC Direct PHY设计IP
5.7. 仿真F-Tile PMA/FEC Direct PHY设计
5.8. F-Tile接口规划
仅对英特尔可见 — GUID: bof1616522296374
Ixiasoft
3.4.4. RS-FEC信号
信号名称 | 时钟域/复位 | 方向 | 说明 |
---|---|---|---|
rsfec_status_rx_not_deskew | 异步 | 输出 | 所有的RX通道均已锁定,但对齐标记不唯一或偏斜过大。仅适用于多通道。 |
rsfec_status_rx_not_locked | 异步 | 输出 | RX通道未锁定未锁定到对齐和代码字标记或 RS-FEC 代码字(当不使用标记时)。仅适用于多通道。 |
rsfec_status_rx_not_align | 异步 | 输出 | 传入信号失败,RX通道未全部锁定,对齐标记不唯一或偏斜过大。仅适用于多通道。 |
rsfec_sf | 异步 | 输出 | 信号失败,低电平表示RS-FEC已对齐(fec_ready为高电平,rsfec_status_not_aligned为低电平) |
fec_snapshot | 异步 | 输入 | 将RS-FEC状态的快照传送至CSR,使用 Avalon® 存储器映射读取内容。为了避免跨多个数据流的RS-FEC错误计数器在聚合模式下的不同数据流之间出现SSR变化延迟,应在获取快照之前停止流量。 |