F-Tile体系结构和PMA和FEC Direct PHY IP用户指南

ID 683872
日期 1/24/2024
Public
文档目录

3.6.5. FGT RX CDR时钟输出

您可以使能rx_cdr_divclk_link0端口, 将FGT RX CDR时钟从RX PMA输出到参考时钟管脚。您可以对每个F-Tile使能两个FGT RX CDR时钟输出。
  • 一个输出端口可以连接到参考时钟8。您必须将源(source)置于quad 2中。您可以使能或禁用此端口,并通过任何quad 2 PMA通道的RX CDR时钟寄存器更改它的源。
  • 另一个输出端口可以连接到参考时钟9。您必须将源(source)置于quad 3中。您可以使能或禁用此端口,并通过任何quad 3 PMA通道的RX CDR时钟寄存器更改它的源。
rx_cdr_divclk_link0的输出频率 = cdr_f_ref_hz / cdr_n_counter,其中:
  • cdr_f_ref_hz是RX CDR参考时钟频率,即FGT参考时钟频率。
  • cdr_n_counter是RX路径上的预分频器(pre-divider)。
请按照以下步骤获取cdr_n_counter值:
  1. Intel Quartus Prime Pro Edition软件中运行Support-Logic Generation
  2. 打开Compilation Report,然后转到Logic Generation ToolIP Parameter Settings Report
  3. 在报告中搜索cdr_n_counter
  4. 您也可以搜索cdr_f_ref_hz来确认FGT参考时钟频率。
图 83. 编译报告以获取cdr_n_counter