仅对英特尔可见 — GUID: xiv1693295213809
Ixiasoft
2.2.2.1. 实现一个包含400G硬核IP和FHT的200GbE-4接口
2.2.2.2. 实现一个包含400G硬核IP和FHT的200GbE-2接口
2.2.2.3. 实现一个包含400G硬核IP和FHT的100GbE-1接口
2.2.2.4. 实现一个包含400G硬核IP和FGT的100GbE-4接口
2.2.2.5. 实现一个包含200G硬核IP和FGT的10GbE-1接口
2.2.2.6. 实现三个包含400G硬核IP和FHT的25GbE-1接口
2.2.2.7. 实现包含400G硬核IP和FHT的一个50GbE-1和两个25GbE-1接口
2.2.2.8. 实现包含400G硬核IP和FHT的一个100GbE-1和两个25GbE-1接口
2.2.2.9. 实现包含400G硬核IP和FHT的两个100GbE-1和一个25GbE-1接口
2.2.2.10. 实现包含400G硬核IP和FHT的100GbE-1、100GbE-2和50GbE-1接口
3.1. F-Tile PMA/FEC Direct PHY Intel® FPGA IP概述
3.2. 使用F-Tile PMA/FEC Direct PHY Intel® FPGA IP进行设计
3.3. 配置IP
3.4. 信号和端口参考
3.5. PMA和FEC模式PHY TX和RX数据路径的比特映射
3.6. 时钟
3.7. 自定义节奏生成端口和逻辑(Custom Cadence Generation Ports and Logic)
3.8. 置位复位(Asserting Reset)
3.9. 绑定实现(Bonding Implementation)
3.10. 独立端口配置
3.11. 配置寄存器
3.12. 可配置的Intel Quartus Prime软件设置
3.13. 配置F-Tile PMA/FEC Direct PHY Intel® FPGA IP用于硬件测试
3.14. 使用 Avalon® 存储器映射接口的硬件配置
5.1. 实现F-Tile PMA/FEC Direct PHY设计
5.2. 例化F-Tile PMA/FEC Direct PHY Intel® FPGA IP
5.3. 在F-Tile PMA/FEC Direct PHY Intel® FPGA IP中实现一个RS-FEC Direct设计
5.4. 例化F-Tile Reference and System PLL Clocks Intel® FPGA IP
5.5. 使能自定义节奏生成端口和逻辑(Enabling Custom Cadence Generation Ports and Logic)
5.6. 连接F-Tile PMA/FEC Direct PHY设计IP
5.7. 仿真F-Tile PMA/FEC Direct PHY设计
5.8. F-Tile接口规划
仅对英特尔可见 — GUID: xiv1693295213809
Ixiasoft
3.6.5. FGT RX CDR时钟输出
您可以使能rx_cdr_divclk_link0端口, 将FGT RX CDR时钟从RX PMA输出到参考时钟管脚。您可以对每个F-Tile使能两个FGT RX CDR时钟输出。
- 一个输出端口可以连接到参考时钟8。您必须将源(source)置于quad 2中。您可以使能或禁用此端口,并通过任何quad 2 PMA通道的RX CDR时钟寄存器更改它的源。
- 另一个输出端口可以连接到参考时钟9。您必须将源(source)置于quad 3中。您可以使能或禁用此端口,并通过任何quad 3 PMA通道的RX CDR时钟寄存器更改它的源。
rx_cdr_divclk_link0的输出频率 = cdr_f_ref_hz / cdr_n_counter,其中:
- cdr_f_ref_hz是RX CDR参考时钟频率,即FGT参考时钟频率。
- cdr_n_counter是RX路径上的预分频器(pre-divider)。
请按照以下步骤获取cdr_n_counter值:
- 在Intel Quartus Prime Pro Edition软件中运行Support-Logic Generation。
- 打开Compilation Report,然后转到Logic Generation Tool ➤ IP Parameter Settings Report。
- 在报告中搜索cdr_n_counter。
- 您也可以搜索cdr_f_ref_hz来确认FGT参考时钟频率。
图 83. 编译报告以获取cdr_n_counter值