F-Tile体系结构和PMA和FEC Direct PHY IP用户指南

ID 683872
日期 1/24/2024
Public
文档目录

3.2.1. 预置IP参数设置

IP parameter editor提供了对F-Tile PMA/FEC Direct PHY Intel® FPGA IP的预置设置。您可以指定预置设置作为您设计的起点。

若要应用预置参数,请双击预置名称,然后点击Apply。例如,选择FGT_NRZ_50G_2_PMA_Lanes_Custom_Cadence_ED预置可使能PMA Direct模式需要的所参数和端口,并且两个FGT PMA运行在25.78125Gbps上。

指定预置会删除参数编辑器中IP的现有参数值。选择预置参数并不妨碍您更改任何满足您设计要求的参数值。

表 27.   F-Tile PMA/FEC Direct PHY Intel® FPGA IP可用的参数预置
PMA/FEC Direct模式预置 链路 分段类型(Fracture Type) PMA数据速率
FGT_NRZ_128GFC_4_PMA_Lanes_RSFEC_528_514 128 Gbps FEC Direct FGT NRZ链路 4个st_x1分段 4个25.78125 Gbps的PMA通道
FGT_NRZ_150G_6_PMA_Lanes_System_PLL 150 Gbps PMA Direct FGT NRZ链路 6个st_x1分段 6个25.78125 Gbps的PMA通道
FGT_NRZ_200G_8_PMA_Lanes_RSFEC_528_514 200 Gbps FEC Direct FGT链路 8个st_x1分段 8个25.78125 Gbps的PMA通道
FGT_NRZ_25G_1_PMA_Lane_PMA_Clocking 25 Gbps PMA Direct FGT NRZ链路 1个st_x1分段 1个25.78125 Gbps的PMA通道
FGT_NRZ_50G_2_PMA_Lanes_System_PLL 50 Gbps PMA Direct FGT NRZ链路 2个st_x1分段 2个25.78125 Gbps的PMA通道
FGT_PAM4_100G_2_PMA_Lanes_System_PLL 100 Gbps PMA Direct FGT PAM4链路 2个st_x2分段 2个53.125 Gbps的PMA通道
FHT_PAM4_100G_2_PMA_Lanes_RSFEC_544_514 100 Gbps FEC Direct FHT PAM4链路 2个st_x2分段 2个53.125 Gbps的PMA通道
FHT_PAM4_400G_4_PMA_Lanes_System_PLL 400Gbps PMA Direct FHT PAM4链路 4个st_x4分段 4个106.25 Gbps的PMA通道
FHT_PAM4_400G_4_PMA_lanes_RSFEC_544_514_ED 22 400 Gbps FEC Direct FHT PAM4链路 4个st_x4分段 4个106.25 Gbps的PMA通道
FGT_NRZ_50G_2_PMA_lanes_RSFEC_528_514_ED 22 50 Gbps FEC Direct FGT NRZ链路 2个st_x1分段 2个25.78125 Gbps的PMA通道
FHT_NRZ_25G_1_PMA_lane_RSFEC_272_258_ED 22 25 Gbps FEC Direct FGT NRZ链路 1个st_x1分段 1个25.78125 Gbps的PMA通道
FGT_NRZ_50G_2_PMA_Lanes_Custom_Cadence_ED 22 50 Gbps PMA Direct FGT NRZ链路 2个st_x1分段 2个25.78125 Gbps的PMA通道
注: 请参考F-Tile构建模块来了解分段类型(fracture type)的说明。
图 60. 参数编辑器中可用的参数预置
22 支持示例设计生成。