仅对英特尔可见 — GUID: mpa1616443341892
Ixiasoft
2.2.2.1. 实现一个包含400G硬核IP和FHT的200GbE-4接口
2.2.2.2. 实现一个包含400G硬核IP和FHT的200GbE-2接口
2.2.2.3. 实现一个包含400G硬核IP和FHT的100GbE-1接口
2.2.2.4. 实现一个包含400G硬核IP和FGT的100GbE-4接口
2.2.2.5. 实现一个包含200G硬核IP和FGT的10GbE-1接口
2.2.2.6. 实现三个包含400G硬核IP和FHT的25GbE-1接口
2.2.2.7. 实现包含400G硬核IP和FHT的一个50GbE-1和两个25GbE-1接口
2.2.2.8. 实现包含400G硬核IP和FHT的一个100GbE-1和两个25GbE-1接口
2.2.2.9. 实现包含400G硬核IP和FHT的两个100GbE-1和一个25GbE-1接口
2.2.2.10. 实现包含400G硬核IP和FHT的100GbE-1、100GbE-2和50GbE-1接口
3.1. F-Tile PMA/FEC Direct PHY Intel® FPGA IP概述
3.2. 使用F-Tile PMA/FEC Direct PHY Intel® FPGA IP进行设计
3.3. 配置IP
3.4. 信号和端口参考
3.5. PMA和FEC模式PHY TX和RX数据路径的比特映射
3.6. 时钟
3.7. 自定义节奏生成端口和逻辑(Custom Cadence Generation Ports and Logic)
3.8. 置位复位(Asserting Reset)
3.9. 绑定实现(Bonding Implementation)
3.10. 独立端口配置
3.11. 配置寄存器
3.12. 可配置的Intel Quartus Prime软件设置
3.13. 配置F-Tile PMA/FEC Direct PHY Intel® FPGA IP用于硬件测试
3.14. 使用 Avalon® 存储器映射接口的硬件配置
5.1. 实现F-Tile PMA/FEC Direct PHY设计
5.2. 例化F-Tile PMA/FEC Direct PHY Intel® FPGA IP
5.3. 在F-Tile PMA/FEC Direct PHY Intel® FPGA IP中实现一个RS-FEC Direct设计
5.4. 例化F-Tile Reference and System PLL Clocks Intel® FPGA IP
5.5. 使能自定义节奏生成端口和逻辑(Enabling Custom Cadence Generation Ports and Logic)
5.6. 连接F-Tile PMA/FEC Direct PHY设计IP
5.7. 仿真F-Tile PMA/FEC Direct PHY设计
5.8. F-Tile接口规划
仅对英特尔可见 — GUID: mpa1616443341892
Ixiasoft
3.2.1. 预置IP参数设置
IP parameter editor提供了对F-Tile PMA/FEC Direct PHY Intel® FPGA IP的预置设置。您可以指定预置设置作为您设计的起点。
若要应用预置参数,请双击预置名称,然后点击Apply。例如,选择FGT_NRZ_50G_2_PMA_Lanes_Custom_Cadence_ED预置可使能PMA Direct模式需要的所参数和端口,并且两个FGT PMA运行在25.78125Gbps上。
指定预置会删除参数编辑器中IP的现有参数值。选择预置参数并不妨碍您更改任何满足您设计要求的参数值。
PMA/FEC Direct模式预置 | 链路 | 分段类型(Fracture Type) | PMA数据速率 |
---|---|---|---|
FGT_NRZ_128GFC_4_PMA_Lanes_RSFEC_528_514 | 128 Gbps FEC Direct FGT NRZ链路 | 4个st_x1分段 | 4个25.78125 Gbps的PMA通道 |
FGT_NRZ_150G_6_PMA_Lanes_System_PLL | 150 Gbps PMA Direct FGT NRZ链路 | 6个st_x1分段 | 6个25.78125 Gbps的PMA通道 |
FGT_NRZ_200G_8_PMA_Lanes_RSFEC_528_514 | 200 Gbps FEC Direct FGT链路 | 8个st_x1分段 | 8个25.78125 Gbps的PMA通道 |
FGT_NRZ_25G_1_PMA_Lane_PMA_Clocking | 25 Gbps PMA Direct FGT NRZ链路 | 1个st_x1分段 | 1个25.78125 Gbps的PMA通道 |
FGT_NRZ_50G_2_PMA_Lanes_System_PLL | 50 Gbps PMA Direct FGT NRZ链路 | 2个st_x1分段 | 2个25.78125 Gbps的PMA通道 |
FGT_PAM4_100G_2_PMA_Lanes_System_PLL | 100 Gbps PMA Direct FGT PAM4链路 | 2个st_x2分段 | 2个53.125 Gbps的PMA通道 |
FHT_PAM4_100G_2_PMA_Lanes_RSFEC_544_514 | 100 Gbps FEC Direct FHT PAM4链路 | 2个st_x2分段 | 2个53.125 Gbps的PMA通道 |
FHT_PAM4_400G_4_PMA_Lanes_System_PLL | 400Gbps PMA Direct FHT PAM4链路 | 4个st_x4分段 | 4个106.25 Gbps的PMA通道 |
FHT_PAM4_400G_4_PMA_lanes_RSFEC_544_514_ED 22 | 400 Gbps FEC Direct FHT PAM4链路 | 4个st_x4分段 | 4个106.25 Gbps的PMA通道 |
FGT_NRZ_50G_2_PMA_lanes_RSFEC_528_514_ED 22 | 50 Gbps FEC Direct FGT NRZ链路 | 2个st_x1分段 | 2个25.78125 Gbps的PMA通道 |
FHT_NRZ_25G_1_PMA_lane_RSFEC_272_258_ED 22 | 25 Gbps FEC Direct FGT NRZ链路 | 1个st_x1分段 | 1个25.78125 Gbps的PMA通道 |
FGT_NRZ_50G_2_PMA_Lanes_Custom_Cadence_ED 22 | 50 Gbps PMA Direct FGT NRZ链路 | 2个st_x1分段 | 2个25.78125 Gbps的PMA通道 |
注: 请参考F-Tile构建模块来了解分段类型(fracture type)的说明。
图 60. 参数编辑器中可用的参数预置
22 支持示例设计生成。